Filtros : "TRANSISTORES" "2022" "EP" Removidos: " FCF001" "Japão" Limpar

Filtros



Refine with date range


  • Source: Solid State Electronics. Unidade: EP

    Subjects: TRANSISTORES, CONDUTIVIDADE ELÉTRICA

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      TOLEDO, Rodrigo do Nascimento et al. Comparison between low-dropout voltage regulators designed with line and nanowire tunnel field effect transistors using experimental data. Solid State Electronics, v. 194, p. 1-4, 2022Tradução . . Disponível em: https://doi.org/10.1016/j.sse.2022.108328. Acesso em: 05 ago. 2024.
    • APA

      Toledo, R. do N., Silva, W. de L., Gonçalez Filho, W., Nogueira, A. de M., Martino, J. A., & Agopian, P. G. D. (2022). Comparison between low-dropout voltage regulators designed with line and nanowire tunnel field effect transistors using experimental data. Solid State Electronics, 194, 1-4. doi:10.1016/j.sse.2022.108328
    • NLM

      Toledo R do N, Silva W de L, Gonçalez Filho W, Nogueira A de M, Martino JA, Agopian PGD. Comparison between low-dropout voltage regulators designed with line and nanowire tunnel field effect transistors using experimental data [Internet]. Solid State Electronics. 2022 ; 194 1-4.[citado 2024 ago. 05 ] Available from: https://doi.org/10.1016/j.sse.2022.108328
    • Vancouver

      Toledo R do N, Silva W de L, Gonçalez Filho W, Nogueira A de M, Martino JA, Agopian PGD. Comparison between low-dropout voltage regulators designed with line and nanowire tunnel field effect transistors using experimental data [Internet]. Solid State Electronics. 2022 ; 194 1-4.[citado 2024 ago. 05 ] Available from: https://doi.org/10.1016/j.sse.2022.108328
  • Unidade: EP

    Subjects: TRANSISTORES, AMPLIFICADORES

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SOUSA, Julia Cristina Soares. Projeto de um amplificador operacional de transcondutância de dois estágios utilizando transistores de estruturas de nanofolha de silício. 2022. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2022. Disponível em: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-27052022-084749/. Acesso em: 05 ago. 2024.
    • APA

      Sousa, J. C. S. (2022). Projeto de um amplificador operacional de transcondutância de dois estágios utilizando transistores de estruturas de nanofolha de silício (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de https://www.teses.usp.br/teses/disponiveis/3/3140/tde-27052022-084749/
    • NLM

      Sousa JCS. Projeto de um amplificador operacional de transcondutância de dois estágios utilizando transistores de estruturas de nanofolha de silício [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-27052022-084749/
    • Vancouver

      Sousa JCS. Projeto de um amplificador operacional de transcondutância de dois estágios utilizando transistores de estruturas de nanofolha de silício [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-27052022-084749/
  • Source: Solid State Electronics. Unidade: EP

    Subjects: NANOTECNOLOGIA, CIRCUITOS ANALÓGICOS, TRANSISTORES

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SOUSA, Julia Cristina Soares et al. Design of operational transconductance amplifier with gate-all-around nanosheet MOSFET using experimental data from room temperature to 200°C. Solid State Electronics, v. 189, p. 1-9, 2022Tradução . . Disponível em: https://doi.org/10.1016/j.sse.2022.108238. Acesso em: 05 ago. 2024.
    • APA

      Sousa, J. C. S., Perina, W. F., Rangel, R., Simoen, E., Veloso, A., Martino, J. A., & Agopian, P. G. D. (2022). Design of operational transconductance amplifier with gate-all-around nanosheet MOSFET using experimental data from room temperature to 200°C. Solid State Electronics, 189, 1-9. doi:10.1016/j.sse.2022.108238
    • NLM

      Sousa JCS, Perina WF, Rangel R, Simoen E, Veloso A, Martino JA, Agopian PGD. Design of operational transconductance amplifier with gate-all-around nanosheet MOSFET using experimental data from room temperature to 200°C [Internet]. Solid State Electronics. 2022 ;189 1-9.[citado 2024 ago. 05 ] Available from: https://doi.org/10.1016/j.sse.2022.108238
    • Vancouver

      Sousa JCS, Perina WF, Rangel R, Simoen E, Veloso A, Martino JA, Agopian PGD. Design of operational transconductance amplifier with gate-all-around nanosheet MOSFET using experimental data from room temperature to 200°C [Internet]. Solid State Electronics. 2022 ;189 1-9.[citado 2024 ago. 05 ] Available from: https://doi.org/10.1016/j.sse.2022.108238
  • Source: SBMICRO. Conference titles: Symposium on Microelectronics Technology. Unidade: EP

    Subjects: TRANSISTORES, NANOELETRÔNICA, CIRCUITOS ANALÓGICOS

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      TOLEDO, Rodrigo do Nascimento e MARTINO, João Antonio e AGOPIAN, Paula Ghedini Der. Nanowire TFET with different source compositions applied to low-dropout voltage regulator. 2022, Anais.. Piscataway: IEEE, 2022. p. 1-4. Disponível em: https://www.doi.org/10.1109/SBMICRO55822.2022.9881035. Acesso em: 05 ago. 2024.
    • APA

      Toledo, R. do N., Martino, J. A., & Agopian, P. G. D. (2022). Nanowire TFET with different source compositions applied to low-dropout voltage regulator. In SBMICRO (p. 1-4). Piscataway: IEEE. doi:10.1109/SBMICRO55822.2022.9881035
    • NLM

      Toledo R do N, Martino JA, Agopian PGD. Nanowire TFET with different source compositions applied to low-dropout voltage regulator [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9881035
    • Vancouver

      Toledo R do N, Martino JA, Agopian PGD. Nanowire TFET with different source compositions applied to low-dropout voltage regulator [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9881035
  • Source: Journal of Integrated Circuits and Systems. Unidade: EP

    Subjects: TRANSISTORES, SENSOR, CIRCUITOS INTEGRADOS MOS

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      RANGEL, Ricardo Cardoso e SASAKI, Kátia Regina Akemi e MARTINO, João Antonio. Reconfigurable SOI-MOSFET: past, present and future applications. Journal of Integrated Circuits and Systems, v. 17, n. 2, p. 1-9, 2022Tradução . . Disponível em: https://doi.org/10.29292/jics.v17i2.626. Acesso em: 05 ago. 2024.
    • APA

      Rangel, R. C., Sasaki, K. R. A., & Martino, J. A. (2022). Reconfigurable SOI-MOSFET: past, present and future applications. Journal of Integrated Circuits and Systems, 17( 2), 1-9. doi:10.29292/jics.v17i2.626
    • NLM

      Rangel RC, Sasaki KRA, Martino JA. Reconfigurable SOI-MOSFET: past, present and future applications [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-9.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17i2.626
    • Vancouver

      Rangel RC, Sasaki KRA, Martino JA. Reconfigurable SOI-MOSFET: past, present and future applications [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-9.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17i2.626
  • Unidade: EP

    Subjects: TRANSISTORES, SENSORES BIOMÉDICOS, GLICOSE

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      YOJO, Leonardo Shimizu. Otimização de transistores BESOI MOSFET como plataforma para aplicação em biossensores. 2022. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2022. Disponível em: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-084216/. Acesso em: 05 ago. 2024.
    • APA

      Yojo, L. S. (2022). Otimização de transistores BESOI MOSFET como plataforma para aplicação em biossensores (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-084216/
    • NLM

      Yojo LS. Otimização de transistores BESOI MOSFET como plataforma para aplicação em biossensores [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-084216/
    • Vancouver

      Yojo LS. Otimização de transistores BESOI MOSFET como plataforma para aplicação em biossensores [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-084216/
  • Unidade: EP

    Subjects: MICROELETRÔNICA, TRANSISTORES

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      ZANGARO, Henrique Araújo. Estudo de junções Schottky para aplicação em BESOI MOSFET. 2022. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2022. Disponível em: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-21112022-095406/. Acesso em: 05 ago. 2024.
    • APA

      Zangaro, H. A. (2022). Estudo de junções Schottky para aplicação em BESOI MOSFET (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de https://www.teses.usp.br/teses/disponiveis/3/3140/tde-21112022-095406/
    • NLM

      Zangaro HA. Estudo de junções Schottky para aplicação em BESOI MOSFET [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-21112022-095406/
    • Vancouver

      Zangaro HA. Estudo de junções Schottky para aplicação em BESOI MOSFET [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-21112022-095406/
  • Unidade: EP

    Subjects: MICROELETRÔNICA, TRANSISTORES, SEMICONDUTORES, DISPOSITIVOS ELETRÔNICOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      RANGEL, Ricardo Cardoso. Projeto e fabricação de transistores SOI com formação de fonte/dreno induzida por campo elétrico beSOI Mosfet. 2022. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2022. Disponível em: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-09112023-151350/. Acesso em: 05 ago. 2024.
    • APA

      Rangel, R. C. (2022). Projeto e fabricação de transistores SOI com formação de fonte/dreno induzida por campo elétrico beSOI Mosfet (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de https://www.teses.usp.br/teses/disponiveis/3/3140/tde-09112023-151350/
    • NLM

      Rangel RC. Projeto e fabricação de transistores SOI com formação de fonte/dreno induzida por campo elétrico beSOI Mosfet [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-09112023-151350/
    • Vancouver

      Rangel RC. Projeto e fabricação de transistores SOI com formação de fonte/dreno induzida por campo elétrico beSOI Mosfet [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-09112023-151350/
  • Source: Journal of Integrated Circuits and Systems. Unidade: EP

    Subjects: TRANSISTORES, SENSOR, CIRCUITOS ANALÓGICOS, CIRCUITOS DIGITAIS

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      AGOPIAN, Paula Ghedini Der et al. Tunnel-FET evolution and applications for analog circuits. Journal of Integrated Circuits and Systems, v. 17, n. 2, p. 1-7, 2022Tradução . . Disponível em: https://doi.org/10.29292/jics.v17i2.631. Acesso em: 05 ago. 2024.
    • APA

      Agopian, P. G. D., Martino, J. A., Simoen, E., Rooyackers, R., & Claeys, C. (2022). Tunnel-FET evolution and applications for analog circuits. Journal of Integrated Circuits and Systems, 17( 2), 1-7. doi:10.29292/jics.v17i2.631
    • NLM

      Agopian PGD, Martino JA, Simoen E, Rooyackers R, Claeys C. Tunnel-FET evolution and applications for analog circuits [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-7.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17i2.631
    • Vancouver

      Agopian PGD, Martino JA, Simoen E, Rooyackers R, Claeys C. Tunnel-FET evolution and applications for analog circuits [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-7.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17i2.631
  • Source: SBMICRO. Conference titles: Symposium on Microelectronics Technology. Unidade: EP

    Subjects: TRANSISTORES, DISPOSITIVOS ELETRÔNICOS, ALUMÍNIO, NANOELETRÔNICA, CIRCUITOS ANALÓGICOS

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CARVALHO, Henrique Lanfredi et al. Al source-drain schottky contact enabling N-type (Back Enhanced) BESOI MOSFET. 2022, Anais.. Piscataway: IEEE, 2022. p. 1-4. Disponível em: https://www.doi.org/10.1109/SBMICRO55822.2022.9880960. Acesso em: 05 ago. 2024.
    • APA

      Carvalho, H. L., Rangel, R. C., Sasaki, K. R. A., Agopian, P. G. D., Yojo, L. S., & Martino, J. A. (2022). Al source-drain schottky contact enabling N-type (Back Enhanced) BESOI MOSFET. In SBMICRO (p. 1-4). Piscataway: IEEE. doi:10.1109/SBMICRO55822.2022.9880960
    • NLM

      Carvalho HL, Rangel RC, Sasaki KRA, Agopian PGD, Yojo LS, Martino JA. Al source-drain schottky contact enabling N-type (Back Enhanced) BESOI MOSFET [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9880960
    • Vancouver

      Carvalho HL, Rangel RC, Sasaki KRA, Agopian PGD, Yojo LS, Martino JA. Al source-drain schottky contact enabling N-type (Back Enhanced) BESOI MOSFET [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9880960
  • Source: SBMICRO. Conference titles: Symposium on Microelectronics Technology. Unidade: EP

    Subjects: TRANSISTORES, TEMPERATURA

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PERINA, Welder Fernandes e MARTINO, João Antonio e AGOPIAN, Paula Ghedini Der. Experimental analysis of MISHEMT multiple conductions from 200K to 450K. 2022, Anais.. Piscataway: IEEE, 2022. p. 1-4. Disponível em: https://www.doi.org/10.1109/SBMICRO55822.2022.9881049. Acesso em: 05 ago. 2024.
    • APA

      Perina, W. F., Martino, J. A., & Agopian, P. G. D. (2022). Experimental analysis of MISHEMT multiple conductions from 200K to 450K. In SBMICRO (p. 1-4). Piscataway: IEEE. doi:10.1109/SBMICRO55822.2022.9881049
    • NLM

      Perina WF, Martino JA, Agopian PGD. Experimental analysis of MISHEMT multiple conductions from 200K to 450K [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9881049
    • Vancouver

      Perina WF, Martino JA, Agopian PGD. Experimental analysis of MISHEMT multiple conductions from 200K to 450K [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9881049
  • Source: Journal of Integrated Circuits and Systems. Unidades: EP, EESC

    Subjects: TRANSISTORES, NANOELETRÔNICA, TEMPERATURA

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SIMOEN, Eddy et al. Performance perspective of gate-all-around double nanosheet CMOS beyond high-speed logic applications. Journal of Integrated Circuits and Systems, v. 17, n. 2, p. 1-9, 2022Tradução . . Disponível em: https://doi.org/10.29292/jics.v17i2.617. Acesso em: 05 ago. 2024.
    • APA

      Simoen, E., Coelho, C. H. S., Silva, V. C. P. da, Martino, J. A., Agopian, P. G. D., Oliveira, A., et al. (2022). Performance perspective of gate-all-around double nanosheet CMOS beyond high-speed logic applications. Journal of Integrated Circuits and Systems, 17( 2), 1-9. doi:10.29292/jics.v17i2.617
    • NLM

      Simoen E, Coelho CHS, Silva VCP da, Martino JA, Agopian PGD, Oliveira A, Cretu B, Veloso A. Performance perspective of gate-all-around double nanosheet CMOS beyond high-speed logic applications [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-9.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17i2.617
    • Vancouver

      Simoen E, Coelho CHS, Silva VCP da, Martino JA, Agopian PGD, Oliveira A, Cretu B, Veloso A. Performance perspective of gate-all-around double nanosheet CMOS beyond high-speed logic applications [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-9.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17i2.617
  • Source: Journal of Integrated Circuits and Systems. Unidade: EP

    Subjects: TRANSISTORES, NANOTECNOLOGIA, BAIXA TEMPERATURA

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Vanessa Cristina Pereira da et al. Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C. Journal of Integrated Circuits and Systems, v. 17, n. 1, p. 1-6, 2022Tradução . . Disponível em: https://doi.org/10.29292/jics.v17il.550. Acesso em: 05 ago. 2024.
    • APA

      Silva, V. C. P. da, Leal, J. V. da C., Perina, W. F., Martino, J. A., Simoen, E., Veloso, A., & Agopian, P. G. D. (2022). Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C. Journal of Integrated Circuits and Systems, 17( 1), 1-6. doi:10.29292/jics.v17i1.550
    • NLM

      Silva VCP da, Leal JV da C, Perina WF, Martino JA, Simoen E, Veloso A, Agopian PGD. Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C [Internet]. Journal of Integrated Circuits and Systems. 2022 ;17( 1): 1-6.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17il.550
    • Vancouver

      Silva VCP da, Leal JV da C, Perina WF, Martino JA, Simoen E, Veloso A, Agopian PGD. Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C [Internet]. Journal of Integrated Circuits and Systems. 2022 ;17( 1): 1-6.[citado 2024 ago. 05 ] Available from: https://doi.org/10.29292/jics.v17il.550
  • Unidade: EP

    Subjects: TRANSISTORES, MICROELETRÔNICA, BAIXA TEMPERATURA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      LEAL, João Vitor da Costa. Estudo de transistores de nanofolha de silício com porta ao redor em baixas temperaturas. 2022. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2022. Disponível em: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-082639/. Acesso em: 05 ago. 2024.
    • APA

      Leal, J. V. da C. (2022). Estudo de transistores de nanofolha de silício com porta ao redor em baixas temperaturas (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-082639/
    • NLM

      Leal JV da C. Estudo de transistores de nanofolha de silício com porta ao redor em baixas temperaturas [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-082639/
    • Vancouver

      Leal JV da C. Estudo de transistores de nanofolha de silício com porta ao redor em baixas temperaturas [Internet]. 2022 ;[citado 2024 ago. 05 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-20042022-082639/
  • Source: Solid State Electronics. Unidade: EP

    Subjects: TRANSISTORES, ALTA TEMPERATURA

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Vanessa Cristina Pereira da et al. Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature. Solid State Electronics, v. 191, p. 1-8, 2022Tradução . . Disponível em: https://doi.org/10.1016/j.sse.2022.108267. Acesso em: 05 ago. 2024.
    • APA

      Silva, V. C. P. da, Martino, J. A., Simoen, E., Veloso, A., & Agopian, P. G. D. (2022). Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature. Solid State Electronics, 191, 1-8. doi:10.1016/j.sse.2022.108267
    • NLM

      Silva VCP da, Martino JA, Simoen E, Veloso A, Agopian PGD. Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature [Internet]. Solid State Electronics. 2022 ;191 1-8.[citado 2024 ago. 05 ] Available from: https://doi.org/10.1016/j.sse.2022.108267
    • Vancouver

      Silva VCP da, Martino JA, Simoen E, Veloso A, Agopian PGD. Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature [Internet]. Solid State Electronics. 2022 ;191 1-8.[citado 2024 ago. 05 ] Available from: https://doi.org/10.1016/j.sse.2022.108267
  • Source: SBMICRO. Conference titles: Symposium on Microelectronics Technology. Unidade: EP

    Subjects: TRANSISTORES, PERÓXIDO DE HIDROGÊNIO

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      DUARTE, Pedro Henrique et al. Fabrication and electrical characterization of ISFET for H2O2 sensing. 2022, Anais.. Piscataway: IEEE, 2022. p. 1-4. Disponível em: https://www.doi.org/10.1109/SBMICRO55822.2022.9881031. Acesso em: 05 ago. 2024.
    • APA

      Duarte, P. H., Rangel, R. C., Ramos, D. A., Yojo, L. S., Mori, C. A. B., Sasaki, K. R. A., et al. (2022). Fabrication and electrical characterization of ISFET for H2O2 sensing. In SBMICRO (p. 1-4). Piscataway: IEEE. doi:10.1109/SBMICRO55822.2022.9881031
    • NLM

      Duarte PH, Rangel RC, Ramos DA, Yojo LS, Mori CAB, Sasaki KRA, Agopian PGD, Martino JA. Fabrication and electrical characterization of ISFET for H2O2 sensing [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9881031
    • Vancouver

      Duarte PH, Rangel RC, Ramos DA, Yojo LS, Mori CAB, Sasaki KRA, Agopian PGD, Martino JA. Fabrication and electrical characterization of ISFET for H2O2 sensing [Internet]. SBMICRO. 2022 ; 1-4.[citado 2024 ago. 05 ] Available from: https://www.doi.org/10.1109/SBMICRO55822.2022.9881031

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024