A method to convert floating to fixed-point EKF-SLAM for embedded robotics (2012)
- Authors:
- Autor USP: BONATO, VANDERLEI - ICMC
- Unidade: ICMC
- DOI: 10.1007/s13173-012-0092-4
- Subjects: SISTEMAS EMBUTIDOS; ROBÓTICA; COMPUTAÇÃO EVOLUTIVA
- Language: Inglês
- Imprenta:
- Publisher place: The Netherlands
- Date published: 2012
- Source:
- Título: Journal of the Brazilian Computer Society
- ISSN: 0104-6500
- Volume/Número/Paginação/Ano: v. 9, n. 33, p. 1-12, out 2012
- Este periódico é de assinatura
- Este artigo é de acesso aberto
- URL de acesso aberto
- Cor do Acesso Aberto: hybrid
- Licença: cc-by
-
ABNT
ROSA, Leandro de Souza e BONATO, Vanderlei. A method to convert floating to fixed-point EKF-SLAM for embedded robotics. Journal of the Brazilian Computer Society, v. 9, n. 33, p. 1-12, 2012Tradução . . Disponível em: https://doi.org/10.1007/s13173-012-0092-4. Acesso em: 28 dez. 2025. -
APA
Rosa, L. de S., & Bonato, V. (2012). A method to convert floating to fixed-point EKF-SLAM for embedded robotics. Journal of the Brazilian Computer Society, 9( 33), 1-12. doi:10.1007/s13173-012-0092-4 -
NLM
Rosa L de S, Bonato V. A method to convert floating to fixed-point EKF-SLAM for embedded robotics [Internet]. Journal of the Brazilian Computer Society. 2012 ; 9( 33): 1-12.[citado 2025 dez. 28 ] Available from: https://doi.org/10.1007/s13173-012-0092-4 -
Vancouver
Rosa L de S, Bonato V. A method to convert floating to fixed-point EKF-SLAM for embedded robotics [Internet]. Journal of the Brazilian Computer Society. 2012 ; 9( 33): 1-12.[citado 2025 dez. 28 ] Available from: https://doi.org/10.1007/s13173-012-0092-4 - A tool to support Bluespec SystemVerilog coding based on UML diagrams
- A Faddeev systolic array for EKF-SLAM and its arithmetic data representation impact on FPGA
- Integrando o MetaTrader5 com aceleradores FPGA via OpenCL named pipes
- Um framework para agrupar funções com base no comportamento da comunicação de dados em plataformas multiprocessadas
- Proposta de uma arquitetura de hardware em FPGA implementada para SLAM com multi-câmeras aplicada à robótica móvel
- Class-specific early exit design methodology for convolutional neural networks
- Efficient number of functional units and loop pipeline design Space exploration for high-level synthesis
- Power/performance optimization in FPGA-based asymmetric multi-core systems
- Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors
- Parameterizable ethernet network-on-chip architecture on FPGA
Informações sobre o DOI: 10.1007/s13173-012-0092-4 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
