Power/performance optimization in FPGA-based asymmetric multi-core systems (2012)
- Authors:
- Autor USP: BONATO, VANDERLEI - ICMC
- Unidade: ICMC
- DOI: 10.1109/FPL.2012.6339197
- Subjects: SISTEMAS EMBUTIDOS; COMPUTAÇÃO EVOLUTIVA; ROBÓTICA
- Language: Inglês
- Imprenta:
- ISBN: 9781467322560
- Source:
- Título: Proceedings
- Conference titles: International Conference on Field Programmable Logic and Applications - FPL 2012
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
SILVA, Bruno de Abreu e BONATO, Vanderlei. Power/performance optimization in FPGA-based asymmetric multi-core systems. 2012, Anais.. New York: IEEE, 2012. Disponível em: https://doi.org/10.1109/FPL.2012.6339197. Acesso em: 27 dez. 2025. -
APA
Silva, B. de A., & Bonato, V. (2012). Power/performance optimization in FPGA-based asymmetric multi-core systems. In Proceedings. New York: IEEE. doi:10.1109/FPL.2012.6339197 -
NLM
Silva B de A, Bonato V. Power/performance optimization in FPGA-based asymmetric multi-core systems [Internet]. Proceedings. 2012 ;[citado 2025 dez. 27 ] Available from: https://doi.org/10.1109/FPL.2012.6339197 -
Vancouver
Silva B de A, Bonato V. Power/performance optimization in FPGA-based asymmetric multi-core systems [Internet]. Proceedings. 2012 ;[citado 2025 dez. 27 ] Available from: https://doi.org/10.1109/FPL.2012.6339197 - A tool to support Bluespec SystemVerilog coding based on UML diagrams
- A method to convert floating to fixed-point EKF-SLAM for embedded robotics
- A Faddeev systolic array for EKF-SLAM and its arithmetic data representation impact on FPGA
- Integrando o MetaTrader5 com aceleradores FPGA via OpenCL named pipes
- Um framework para agrupar funções com base no comportamento da comunicação de dados em plataformas multiprocessadas
- Proposta de uma arquitetura de hardware em FPGA implementada para SLAM com multi-câmeras aplicada à robótica móvel
- Class-specific early exit design methodology for convolutional neural networks
- Efficient number of functional units and loop pipeline design Space exploration for high-level synthesis
- Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors
- Parameterizable ethernet network-on-chip architecture on FPGA
Informações sobre o DOI: 10.1109/FPL.2012.6339197 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
