Projeto de um processo CMOS com cavidade dupla e dimensões de porta de 2 um (1986)
- Authors:
- Autor USP: MARTINO, JOAO ANTONIO - EP
- Unidade: EP
- Assunto: MICROELETRÔNICA
- Language: Português
- Imprenta:
- Publisher: Sociedade Brasileira de Microeletrônica
- Publisher place: Campinas
- Date published: 1986
- Source:
- Título: Anais
- Conference titles: Congresso da Sociedade Brasileira de Microeletrônica
-
ABNT
MARTINO, João Antonio e SWART, Jacobus Willibrordus. Projeto de um processo CMOS com cavidade dupla e dimensões de porta de 2 um. 1986, Anais.. Campinas: Sociedade Brasileira de Microeletrônica, 1986. . Acesso em: 23 jan. 2026. -
APA
Martino, J. A., & Swart, J. W. (1986). Projeto de um processo CMOS com cavidade dupla e dimensões de porta de 2 um. In Anais. Campinas: Sociedade Brasileira de Microeletrônica. -
NLM
Martino JA, Swart JW. Projeto de um processo CMOS com cavidade dupla e dimensões de porta de 2 um. Anais. 1986 ;[citado 2026 jan. 23 ] -
Vancouver
Martino JA, Swart JW. Projeto de um processo CMOS com cavidade dupla e dimensões de porta de 2 um. Anais. 1986 ;[citado 2026 jan. 23 ] - Analog circuit design using graded-channel SOI NMOSFETs
- Extraction of the interface charge density at the silicon substrate interface in SOI MOSFET's at cryogenic temperatures
- Extraction of the interface and oxide charge density in silicon-on-insulator MOSFETs
- Spike Anneal Peak Temperature Impact on 1T-DRAM Retention Time
- Advantages of different source/drain engineering on scaled UTBOX FDSOI nMOSFETs at high temperature operation
- Observation of the Two-Sided Read Window on UTBOX SOI 1T-DRAM: Measurement Setup, Numerical and Empirical Results
- Estudo comparativo de estruturas de fonte e dreno de transistores mos submicrometricos
- Comparison between low and high read bias in FB-RAM on UTBOX FDSOI devices
- Effective channel length and series resistence extraction error induced by the substrate in enhancement-mode SOI nMOSFETs
- Simultaneous extraction of the silicon film and front oxide thicknesses on fully depleted SOI nMOSFETs
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
