Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design (2002)
- Authors:
- USP affiliated authors: SOARES JUNIOR, JOAO NAVARRO - EP ; NOIJE, WILHELMUS ADRIANUS MARIA VAN - EP
- Unidade: EP
- DOI: 10.1109/tvlsi.2002.1043333
- Assunto: CIRCUITOS DIGITAIS
- Language: Inglês
- Imprenta:
- Publisher place: Piscataway
- Date published: 2002
- Source:
- Título: IEEE Transactions on Very Large Scale Integration (VLSI) Systems
- ISSN: 1063-8210
- Volume/Número/Paginação/Ano: v. 10, n. 3, p. 301-308, June 2002
- Status:
- Nenhuma versão em acesso aberto identificada
-
ABNT
SOARES JUNIOR, João Navarro e VAN NOIJE, Wilhelmus Adrianus Maria. Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, v. 10, n. 3, p. 301-308, 2002Tradução . . Disponível em: https://doi.org/10.1109/tvlsi.2002.1043333. Acesso em: 19 mar. 2026. -
APA
Soares Junior, J. N., & Van Noije, W. A. M. (2002). Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 10( 3), 301-308. doi:10.1109/tvlsi.2002.1043333 -
NLM
Soares Junior JN, Van Noije WAM. Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design [Internet]. IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 2002 ; 10( 3): 301-308.[citado 2026 mar. 19 ] Available from: https://doi.org/10.1109/tvlsi.2002.1043333 -
Vancouver
Soares Junior JN, Van Noije WAM. Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design [Internet]. IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 2002 ; 10( 3): 301-308.[citado 2026 mar. 19 ] Available from: https://doi.org/10.1109/tvlsi.2002.1043333 - Precise final state determination of mismatched cmos latches
- Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter
- Precise final state determination of cmos latches
- High speed cmos ecl-compatible input circuit
- Metodos de teste de conversores a / d e sua aplicacao em projeto
- Fully integrated cmos clock recovery at gbits / rates
- Metastability behavior of mismatched CMOS flip-flops using state diagram analysis
- Recuperador de clock em estrutura gate array do tipo mar de transistores
- Conversores D/A de 6 bits desenvolvido em pre-difundido do tipo mar de transistores
- The use of extended TSPC CMOS structures to build circuits with doubled input/output data throughput
Informações sobre a disponibilidade de versões do artigo em acesso aberto coletadas automaticamente via oaDOI API (Unpaywall).
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
