Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter (1993)
- Authors:
- USP affiliated authors: NOIJE, WILHELMUS ADRIANUS MARIA VAN - EP ; SOARES JUNIOR, JOAO NAVARRO - EP
- Unidade: EP
- Assunto: CIRCUITOS INTEGRADOS
- Language: Inglês
- Imprenta:
- Source:
- Título do periódico: Anais
- Conference titles: Congresso da Sociedade Brasileira de Microeletronica
-
ABNT
SOARES JUNIOR, João Navarro e VAN NOIJE, Wilhelmus Adrianus Maria. Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. 1993, Anais.. Campinas: Sbmicro, 1993. . Acesso em: 19 abr. 2024. -
APA
Soares Junior, J. N., & Van Noije, W. A. M. (1993). Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. In Anais. Campinas: Sbmicro. -
NLM
Soares Junior JN, Van Noije WAM. Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. Anais. 1993 ;[citado 2024 abr. 19 ] -
Vancouver
Soares Junior JN, Van Noije WAM. Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. Anais. 1993 ;[citado 2024 abr. 19 ] - A 3.5 mW programmable high speed frequency divider for a 2.4 GHz CMOS frequency synthesizer
- Implementation of analog circuits on digital sea of gates
- E-TSPC: extended true single-phase-clock MOS circuit technique for high speed applications
- A 4.1 GHz dual modulus prescaler using the E-TSPC technique and double data throughput structures
- Fully integrated cmos clock recovery at gbits / rates
- A 1.6 GHz dual modulus prescaler using the extended true single-phase-clock CMOS circuit technique (E-TSPC)
- Recuperador de clock em estrutura gate array do tipo mar de transistores
- Precise final state determination of mismatched cmos latches
- Metodos de teste de conversores a / d e sua aplicacao em projeto
- Precise final state determination of cmos latches
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas