Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter (1993)
- Authors:
- USP affiliated authors: SOARES JUNIOR, JOAO NAVARRO - EP ; NOIJE, WILHELMUS ADRIANUS MARIA VAN - EP
- Unidade: EP
- Assunto: CIRCUITOS INTEGRADOS
- Language: Inglês
- Imprenta:
- Source:
- Título: Anais
- Conference titles: Congresso da Sociedade Brasileira de Microeletronica
-
ABNT
SOARES JUNIOR, João Navarro e VAN NOIJE, Wilhelmus Adrianus Maria. Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. 1993, Anais.. Campinas: Sbmicro, 1993. . Acesso em: 18 mar. 2026. -
APA
Soares Junior, J. N., & Van Noije, W. A. M. (1993). Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. In Anais. Campinas: Sbmicro. -
NLM
Soares Junior JN, Van Noije WAM. Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. Anais. 1993 ;[citado 2026 mar. 18 ] -
Vancouver
Soares Junior JN, Van Noije WAM. Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter. Anais. 1993 ;[citado 2026 mar. 18 ] - Precise final state determination of mismatched cmos latches
- Precise final state determination of cmos latches
- High speed cmos ecl-compatible input circuit
- Metodos de teste de conversores a / d e sua aplicacao em projeto
- Fully integrated cmos clock recovery at gbits / rates
- Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design
- Metastability behavior of mismatched CMOS flip-flops using state diagram analysis
- Recuperador de clock em estrutura gate array do tipo mar de transistores
- Conversores D/A de 6 bits desenvolvido em pre-difundido do tipo mar de transistores
- The use of extended TSPC CMOS structures to build circuits with doubled input/output data throughput
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
