Processo CMOS para dimensões de porta de 2'MI'm: projeto e resultados experimentais (1988)
- Autores:
- Autores USP: SWART, JACOBUS WILLIBRORDUS - EP ; MARTINO, JOAO ANTONIO - EP
- Unidade: EP
- Assunto: CIRCUITOS INTEGRADOS MOS
- Idioma: Português
- Imprenta:
- Editora: Sbmicro/Epusp
- Local: São Paulo
- Data de publicação: 1988
- Fonte:
- Título do periódico: Anais
- Nome do evento: Congresso da Sociedade Brasileira de Microeletrônica
-
ABNT
MARTINO, João Antonio e SWART, Jacobus Willibrordus. Processo CMOS para dimensões de porta de 2'MI'm: projeto e resultados experimentais. 1988, Anais.. São Paulo: Sbmicro/Epusp, 1988. . Acesso em: 25 set. 2024. -
APA
Martino, J. A., & Swart, J. W. (1988). Processo CMOS para dimensões de porta de 2'MI'm: projeto e resultados experimentais. In Anais. São Paulo: Sbmicro/Epusp. -
NLM
Martino JA, Swart JW. Processo CMOS para dimensões de porta de 2'MI'm: projeto e resultados experimentais. Anais. 1988 ;[citado 2024 set. 25 ] -
Vancouver
Martino JA, Swart JW. Processo CMOS para dimensões de porta de 2'MI'm: projeto e resultados experimentais. Anais. 1988 ;[citado 2024 set. 25 ] - Obtenção de fontes e drenos em processo CMOS sem implantação de boro no silício policristalino de porta
- Analise da influencia de impurezas em filmes de 'CO' na formacao do siliceto
- Interconexoes e contatos em circuitos integrados
- Presilha eletrostatica para camadas em sistemas de deposicao cvd
- Dopagem de 'SI' com boro por tratamento térmico rápido
- Influence of impurities on cobalt silicide formation
- Redução de oxido durante a formação de siliceto de titanio
- Caracterização de filmes finos empregando a técnica de difração de raio-x
- Limitações da estruturaCMOS cavidade dupla
- Difusao de estanho em 'GA''AS' por processamento termico rapido
Como citar
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas