Analog performance of bulk and DTMOS triple-gate devices (2010)
- Autores:
- Autores USP: MARTINO, JOAO ANTONIO - EP ; ANDRADE, MARIA GLÓRIA CAÑO DE - EP
- Unidade: EP
- DOI: 10.1149/1.3474143
- Assuntos: TRANSISTORES; SEMICONDUTORES
- Idioma: Inglês
- Imprenta:
- Local: New Jersey
- Data de publicação: 2010
- Fonte:
- Título do periódico: Microelectronics Technology and Devices - SBMicro 2010
- ISSN: 1938-5862
- Volume/Número/Paginação/Ano: v.31, n.1, p. 67-74, 2010
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
CAÑO DE ANDRADE, Maria Glória e MARTINO, João Antonio. Analog performance of bulk and DTMOS triple-gate devices. Microelectronics Technology and Devices - SBMicro 2010, v. 31, n. 1, p. 67-74, 2010Tradução . . Disponível em: https://doi.org/10.1149/1.3474143. Acesso em: 19 set. 2024. -
APA
Caño de Andrade, M. G., & Martino, J. A. (2010). Analog performance of bulk and DTMOS triple-gate devices. Microelectronics Technology and Devices - SBMicro 2010, 31( 1), 67-74. doi:10.1149/1.3474143 -
NLM
Caño de Andrade MG, Martino JA. Analog performance of bulk and DTMOS triple-gate devices [Internet]. Microelectronics Technology and Devices - SBMicro 2010. 2010 ;31( 1): 67-74.[citado 2024 set. 19 ] Available from: https://doi.org/10.1149/1.3474143 -
Vancouver
Caño de Andrade MG, Martino JA. Analog performance of bulk and DTMOS triple-gate devices [Internet]. Microelectronics Technology and Devices - SBMicro 2010. 2010 ;31( 1): 67-74.[citado 2024 set. 19 ] Available from: https://doi.org/10.1149/1.3474143 - Analog performance at room and low temperature of triple-gate devices: Bulk, DTMOS, BOI and SOI
- Estudo de transistores de porta tripla de Corpo
- Temperature influences on the drain leakage current behavior in graded-channel SOI nMOSFETs
- Projeto de processos de fabricação avançados aplicáveis nas tecnologias CMOS micrométricas
- Analysis of the linear kink effect in partially depleted SOI nMOSFETs
- Simple method to extract the length dependent mobility degradation factor at 77 K
- Mobility degradation influence on the SOI MOSFET channel length extraction at 77K
- Low temperature and channel engineering influence on harmonic distortion of soi nmosfets for analog applications
- Analysis of the capacitance vs. voltage in graded channel SOI capacitor
- A simple technique to reduce the influence of the series resistance on the BULK and SOI MOSFET parameter extraction
Informações sobre o DOI: 10.1149/1.3474143 (Fonte: oaDOI API)
Download do texto completo
Tipo | Nome | Link | |
---|---|---|---|
1963820.pdf |
Como citar
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas