A CMOS bandgap reference circuit with a temperature coefficient adjustment block (2013)
- Authors:
- Autor USP: SOARES JUNIOR, JOAO NAVARRO - EESC
- Unidade: EESC
- Subjects: MÉTODO DE MONTE CARLO; CIRCUITOS INTEGRADOS
- Language: Inglês
- Imprenta:
- Publisher: IEEE
- Publisher place: Piscataway
- Date published: 2013
- ISBN: 9781479911325
- Conference titles: Symposium on Integrated Circuits and Systems Design - SBCCI
-
ABNT
ISHIBE, Eder Issao e SOARES JUNIOR, João Navarro. A CMOS bandgap reference circuit with a temperature coefficient adjustment block. 2013, Anais.. Piscataway: IEEE, 2013. . Acesso em: 29 dez. 2025. -
APA
Ishibe, E. I., & Soares Junior, J. N. (2013). A CMOS bandgap reference circuit with a temperature coefficient adjustment block. In . Piscataway: IEEE. -
NLM
Ishibe EI, Soares Junior JN. A CMOS bandgap reference circuit with a temperature coefficient adjustment block. 2013 ;[citado 2025 dez. 29 ] -
Vancouver
Ishibe EI, Soares Junior JN. A CMOS bandgap reference circuit with a temperature coefficient adjustment block. 2013 ;[citado 2025 dez. 29 ] - Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade
- Otimização de circuitos CMOS por algoritmos genéticos
- Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS
- Design of high speed digital circuits with E-TSPC cell library
- A power optimized decimator for sigma-delta data converters
- A bandgap circuit with a temperature coefficient adjustment block
- Design for stability of active inductor with feedback resistance
- Otimização de osciladores MOS por algoritmos meta-heurísticos
- Técnicas para projeto de ASICs CMOS de alta velocidade
- A simple CMOS bandgap reference circuit with sub-1-V operation
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
