Ambiente de síntese de circuitos CMOS de alto desempenho (1999)
- Authors:
- USP affiliated authors: NOIJE, WILHELMUS ADRIANUS MARIA VAN - EP ; ROMÃO, FABIO LUIS - EP
- Unidade: EP
- Assunto: REDES DE COMPUTADORES
- Language: Português
- Abstract: O ASCAD (Ambiente de Síntese de Circuitos CMOS de Alto Desempenho) é um sistema desenvolvido para auxiliar o projeto de circuitos integrados CMOS destinados a aplicações de alta velocidade. É apresentado como um modelo orientado a objetos que reflete a metodologia e as técnicas empregadas. O avanço da tecnologia de fabricação de circuitos CMOS precisa estar associado a técnicas especiais de projetos a fim de permitir que os circuitos possam operar com taxas de relógio elevadas (ordem de GHz). O ASCAD automatiza o emprego de um conjunto de regras e realiza a síntese de circuitos, baseado em um conjunto mínimo de células de alta velocidade. Essas regras e esses circuitos básicos foram testados e validados em circuitos integrados implementados especialmente para caracterização. O modelo completo do ASCAD é apresentado com a notação UML e a implementação inicial foi construída com a linguagem Java.O conjunto de resultados deste trabalho mostra circuitos descritos em VHDL que podem operar com taxas de relógio de até 2GHz (tecnologia CMOS-0,8 µm da Atmel/ES2).
- Imprenta:
- Source:
- Título: Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia Eletrônica
- ISSN: 1413-2206
- Volume/Número/Paginação/Ano: n.28, 1999
-
ABNT
ROMÃO, Fábio Luís e VAN NOIJE, Wilhelmus Adrianus Maria. Ambiente de síntese de circuitos CMOS de alto desempenho. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia Eletrônica, n. 28, 1999Tradução . . Acesso em: 10 jan. 2026. -
APA
Romão, F. L., & Van Noije, W. A. M. (1999). Ambiente de síntese de circuitos CMOS de alto desempenho. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia Eletrônica, (28). -
NLM
Romão FL, Van Noije WAM. Ambiente de síntese de circuitos CMOS de alto desempenho. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia Eletrônica. 1999 ;(28):[citado 2026 jan. 10 ] -
Vancouver
Romão FL, Van Noije WAM. Ambiente de síntese de circuitos CMOS de alto desempenho. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia Eletrônica. 1999 ;(28):[citado 2026 jan. 10 ] - More flexible sea-of-gates structure
- Arquitetura avançada de uma matriz de portas em CMOS
- Linear time algorithm for transistor chaining of static and dynamic cmos circuits with applications to sog structures
- Linear algorithm for optimal static cmos cell layouts on sog structures
- Sistema gerador de funções CMOS sobre estruturas mar de portas
- 1.2 gb / s sonet / sdh demux in cmos technology
- Projeto do circuito demux 8: 1 com byte align no padrao sonet / sda a taxas de 1,25gb / s
- Projeto do circuito mux 8.1 no padrao sonet / sdh a taxas de 1,25gb / s na tecnologia cmos 0,7m
- Circuito buffer conversor cmos / ecl
- A 1.4Gbit/s CMOS for 50Ω ECL systems
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
