Unidades lógicas e aritméticas de alto desempenho: uma experiência utilizando técnicas alternativas (1993)
- Authors:
- Autor USP: SILVEIRA, REINALDO - EP
- Unidade: EP
- Sigla do Departamento: PEE
- Assunto: ENGENHARIA ELÉTRICA
- Language: Português
- Abstract: Sistemas digitais de alto desempenho tem se tornado usual no cotidiano das pessoas. A grande potencialidade das aplicações que são possíveis hoje graças a supercomputação, tem possibilitado ao homem estender ainda mais a sua compreensão da natureza através dos sistemas de visualização e simulação. Este trabalho apresenta uma contribuição ao estudo de técnicas de projeto de sistemas digitais de alto desempenho, pela avaliação de um caso prático de projeto de unidades lógicas e aritméticas (ULAs). A unidade lógica e aritmética implementada é uma parte do primeiro protótipo da arquitetura SPOCK (um microprocessador RISC de 32 bit e alto desempenho), desenvolvido pelo laboratório de sistemas integráveis da Escola Politécnica da USP. Este trabalho utiliza duas técnicas de projeto bastante eficientes que, quando combinadas, permitem a implementação de um circuito extremamente rápido, de layout relativamente regular e facilmente testável. Estas técnicas são: a lógica diferencial de transistores de passagem (DPTL) e o algoritmo de soma condicional. Serão apresentados e avaliados os aspectos convencionais das duas técnicas, e no final, propomos uma solução inédita de testabilidade que permite um alto índice de cobertura de falhas no circuito implementado. Os aspectos positivos e negativos do trabalho serão apresentados a fim de registrar a importância de determinados procedimentos.
- Imprenta:
- Data da defesa: 13.10.1993
-
ABNT
SILVEIRA, Reinaldo. Unidades lógicas e aritméticas de alto desempenho: uma experiência utilizando técnicas alternativas. 1993. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 1993. Disponível em: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-28112024-122452/pt-br.php. Acesso em: 20 jun. 2025. -
APA
Silveira, R. (1993). Unidades lógicas e aritméticas de alto desempenho: uma experiência utilizando técnicas alternativas (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de https://www.teses.usp.br/teses/disponiveis/3/3140/tde-28112024-122452/pt-br.php -
NLM
Silveira R. Unidades lógicas e aritméticas de alto desempenho: uma experiência utilizando técnicas alternativas [Internet]. 1993 ;[citado 2025 jun. 20 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-28112024-122452/pt-br.php -
Vancouver
Silveira R. Unidades lógicas e aritméticas de alto desempenho: uma experiência utilizando técnicas alternativas [Internet]. 1993 ;[citado 2025 jun. 20 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-28112024-122452/pt-br.php - Diretrizes para uma nova metodologia de projeto digital
- Modeling and E1/TU12 mapper for SDH systems
- Estudo de caso: tornando um projeto testável utilizando ferramentas Synopsys
- Analise do ruido sonoro em uma sala de aquisicao de amostras de som com microcomputador
- Tudo que se precisa saber sobre a teoria da fft - transformada rapida de fourier
- Circuito buffer conversor cmos / ecl
- A 1.4 Gbit/s CMOS for 50 Omega ECL systems
- 1.2 gb / s sonet / sdh demux in cmos technology
- Projeto do circuito mux 8.1 no padrao sonet / sdh a taxas de 1,25gb / s na tecnologia cmos 0,7m
- Projeto do circuito demux 8: 1 com byte align no padrao sonet / sda a taxas de 1,25gb / s
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas