Integrating multi-FPGA acceleration to OpenMP distributed computing (2024)
- Authors:
- Autor USP: BONATO, VANDERLEI - ICMC
- Unidade: ICMC
- DOI: 10.1007/978-3-031-72567-8_4
- Subjects: COMPUTAÇÃO APLICADA; CLUSTERS; BENCHMARKS
- Keywords: Distributed Computing; FPGA Acceleration; Heterogeneous Computing
- Agências de fomento:
- Language: Inglês
- Imprenta:
- Source:
- Título: Lecture Notes in Computer Science - LNCS
- Volume/Número/Paginação/Ano: v. 15195, p. 49-63, 2024
- Conference titles: International Workshop on OpenMP - IWOMP
- Este artigo NÃO possui versão em acesso aberto
-
Status: Nenhuma versão em acesso aberto identificada -
ABNT
ROSSO, Pedro Henrique et al. Integrating multi-FPGA acceleration to OpenMP distributed computing. Lecture Notes in Computer Science - LNCS. Cham: Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo. Disponível em: https://doi.org/10.1007/978-3-031-72567-8_4. Acesso em: 15 mar. 2026. , 2024 -
APA
Rosso, P. H., Petrica, L., Lisa, N. J., Pereira, M., Rigo, S., Yviquel, H., et al. (2024). Integrating multi-FPGA acceleration to OpenMP distributed computing. Lecture Notes in Computer Science - LNCS. Cham: Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo. doi:10.1007/978-3-031-72567-8_4 -
NLM
Rosso PH, Petrica L, Lisa NJ, Pereira M, Rigo S, Yviquel H, Bonato V, Francesquini E, Araujo G. Integrating multi-FPGA acceleration to OpenMP distributed computing [Internet]. Lecture Notes in Computer Science - LNCS. 2024 ; 15195 49-63.[citado 2026 mar. 15 ] Available from: https://doi.org/10.1007/978-3-031-72567-8_4 -
Vancouver
Rosso PH, Petrica L, Lisa NJ, Pereira M, Rigo S, Yviquel H, Bonato V, Francesquini E, Araujo G. Integrating multi-FPGA acceleration to OpenMP distributed computing [Internet]. Lecture Notes in Computer Science - LNCS. 2024 ; 15195 49-63.[citado 2026 mar. 15 ] Available from: https://doi.org/10.1007/978-3-031-72567-8_4 - Designing FPGA-based embedded systems with MARTE: a PIM to PSM converter
- LALPC: exploiting parallelism from FPGAS using C language
- Run-time cache configuration for the LEON-3 embedded processor
- Special issue on applied reconfigurable computing [Editorial]
- Scaling up modulo scheduling for high-level synthesis
- Designing embedded systems with MARTE: a PIM to PSM converter
- Applied Reconfigurable Computing
- Modelagem, otimização e prototipação de sistemas embarcados em FPGA
- A Faddeev systolic array for EKF-SLAM and its arithmetic data representation impact on FPGA
- NovaCORE vFPGA: virtualização e reconfiguração instantânea
Informações sobre a disponibilidade de versões do artigo em acesso aberto coletadas automaticamente via oaDOI API (Unpaywall).
Download do texto completo
| Tipo | Nome | Link | |
|---|---|---|---|
| 3230415.pdf |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
