Special issue on applied reconfigurable computing [Editorial] (2017)
- Authors:
- Autor USP: BONATO, VANDERLEI - ICMC
- Unidade: ICMC
- DOI: 10.1016/j.micpro.2017.05.010
- Subjects: COMPUTAÇÃO RECONFIGURÁVEL; SISTEMAS EMBUTIDOS; COMPUTAÇÃO EVOLUTIVA; ROBÓTICA
- Language: Inglês
- Imprenta:
- Source:
- Título: Microprocessors and Microsystems
- ISSN: 0141-9331
- Volume/Número/Paginação/Ano: v. 52, p. 1, Jul. 2017
- Este periódico é de acesso aberto
- Este artigo NÃO é de acesso aberto
-
ABNT
BOUGANIS, Christos-Savvas e GORGON, Marek e BONATO, Vanderlei. Special issue on applied reconfigurable computing [Editorial]. Microprocessors and Microsystems. Amsterdam: Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo. Disponível em: https://doi.org/10.1016/j.micpro.2017.05.010. Acesso em: 22 jan. 2026. , 2017 -
APA
Bouganis, C. -S., Gorgon, M., & Bonato, V. (2017). Special issue on applied reconfigurable computing [Editorial]. Microprocessors and Microsystems. Amsterdam: Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo. doi:10.1016/j.micpro.2017.05.010 -
NLM
Bouganis C-S, Gorgon M, Bonato V. Special issue on applied reconfigurable computing [Editorial] [Internet]. Microprocessors and Microsystems. 2017 ; 52 1.[citado 2026 jan. 22 ] Available from: https://doi.org/10.1016/j.micpro.2017.05.010 -
Vancouver
Bouganis C-S, Gorgon M, Bonato V. Special issue on applied reconfigurable computing [Editorial] [Internet]. Microprocessors and Microsystems. 2017 ; 52 1.[citado 2026 jan. 22 ] Available from: https://doi.org/10.1016/j.micpro.2017.05.010 - NovaCORE vFPGA: virtualização e reconfiguração instantânea
- Efficient number of functional units and loop pipeline design Space exploration for high-level synthesis
- A Faddeev systolic array for EKF-SLAM and its arithmetic data representation impact on FPGA
- Class-specific early exit design methodology for convolutional neural networks
- Projeto de um módulo de aquisição e pré-processamento de imagem colorida baseado em computação reconfigurável e aplicado a robôs móveis
- Integrando o MetaTrader5 com aceleradores FPGA via OpenCL named pipes
- Um framework para agrupar funções com base no comportamento da comunicação de dados em plataformas multiprocessadas
- Designing embedded systems with MARTE: a PIM to PSM converter
- Applied Reconfigurable Computing
- Modelagem, otimização e prototipação de sistemas embarcados em FPGA
Informações sobre o DOI: 10.1016/j.micpro.2017.05.010 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
