LALPC: exploiting parallelism from FPGAS using C language (2015)
- Authors:
- Autor USP: BONATO, VANDERLEI - ICMC
- Unidade: ICMC
- DOI: 10.1088/1742-6596/649/1/012001
- Subjects: SISTEMAS EMBUTIDOS; COMPUTAÇÃO EVOLUTIVA; ROBÓTICA
- Language: Inglês
- Imprenta:
- Publisher: Institute of Physics - IOP
- Publisher place: Bristol
- Date published: 2015
- Source:
- Título: Journal of Physics: Conference Series
- ISSN: 1742-6588
- Volume/Número/Paginação/Ano: v. 649, p. 012001-1 - 012001-14, 2015
- Conference titles: Brazilian Symposium on High Performance Computational Systems - WSCAD 2014
- Status:
- Artigo publicado em periódico de acesso aberto (Gold Open Access)
- Versão do Documento:
- Versão publicada (Published version)
- Acessar versão aberta:
-
ABNT
PORTO, Lucas F. et al. LALPC: exploiting parallelism from FPGAS using C language. Journal of Physics: Conference Series. Bristol: Institute of Physics - IOP. Disponível em: https://doi.org/10.1088/1742-6596/649/1/012001. Acesso em: 14 abr. 2026. , 2015 -
APA
Porto, L. F., Fernandes, M. M., Bonato, V., & Menotti, R. (2015). LALPC: exploiting parallelism from FPGAS using C language. Journal of Physics: Conference Series. Bristol: Institute of Physics - IOP. doi:10.1088/1742-6596/649/1/012001 -
NLM
Porto LF, Fernandes MM, Bonato V, Menotti R. LALPC: exploiting parallelism from FPGAS using C language [Internet]. Journal of Physics: Conference Series. 2015 ; 649 012001-1 - 012001-14.[citado 2026 abr. 14 ] Available from: https://doi.org/10.1088/1742-6596/649/1/012001 -
Vancouver
Porto LF, Fernandes MM, Bonato V, Menotti R. LALPC: exploiting parallelism from FPGAS using C language [Internet]. Journal of Physics: Conference Series. 2015 ; 649 012001-1 - 012001-14.[citado 2026 abr. 14 ] Available from: https://doi.org/10.1088/1742-6596/649/1/012001 - Designing FPGA-based embedded systems with MARTE: a PIM to PSM converter
- Run-time cache configuration for the LEON-3 embedded processor
- Special issue on applied reconfigurable computing [Editorial]
- Scaling up modulo scheduling for high-level synthesis
- Designing embedded systems with MARTE: a PIM to PSM converter
- Applied Reconfigurable Computing
- Modelagem, otimização e prototipação de sistemas embarcados em FPGA
- A Faddeev systolic array for EKF-SLAM and its arithmetic data representation impact on FPGA
- NovaCORE vFPGA: virtualização e reconfiguração instantânea
- A tool to support Bluespec SystemVerilog coding based on UML diagrams
Informações sobre a disponibilidade de versões do artigo em acesso aberto coletadas automaticamente via oaDOI API (Unpaywall).
Por se tratar de integração com serviço externo, podem existir diferentes versões do trabalho (como preprints ou postprints), que podem diferir da versão publicada.
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
