Adapting the GACT-X aligner to accelerate minimap2 in an FPGA cloud instance (2023)
- Authors:
- USP affiliated authors: CHAU, WANG JIANG - EP ; FONSECA, FERNANDO JOSEPETTI - EP ; TENG, CAROLINA - EP ; ACHJIAN, RENAN WEEGE - ICB
- Unidades: EP; ICB
- DOI: 10.3390/app13074385
- Subjects: COMPUTAÇÃO EM NUVEM; SISTEMAS HÍBRIDOS; GENÔMICA; BIOINFORMÁTICA
- Agências de fomento:
- Language: Inglês
- Imprenta:
- Source:
- Título: Applied Sciences
- ISSN: 2076-3417
- Volume/Número/Paginação/Ano: v. 13, n.7, Mar 2023. Article nº 4385
- Status:
- Artigo publicado em periódico de acesso aberto (Gold Open Access)
- Versão do Documento:
- Versão publicada (Published version)
- Acessar versão aberta:
-
ABNT
TENG, Carolina et al. Adapting the GACT-X aligner to accelerate minimap2 in an FPGA cloud instance. Applied Sciences, v. 13, n. 7, 2023Tradução . . Disponível em: https://doi.org/10.3390/app13074385. Acesso em: 07 abr. 2026. -
APA
Teng, C., Achjian, R. W., Wang, J. C., & Fonseca, F. J. (2023). Adapting the GACT-X aligner to accelerate minimap2 in an FPGA cloud instance. Applied Sciences, 13( 7). doi:10.3390/app13074385 -
NLM
Teng C, Achjian RW, Wang JC, Fonseca FJ. Adapting the GACT-X aligner to accelerate minimap2 in an FPGA cloud instance [Internet]. Applied Sciences. 2023 ; 13( 7):[citado 2026 abr. 07 ] Available from: https://doi.org/10.3390/app13074385 -
Vancouver
Teng C, Achjian RW, Wang JC, Fonseca FJ. Adapting the GACT-X aligner to accelerate minimap2 in an FPGA cloud instance [Internet]. Applied Sciences. 2023 ; 13( 7):[citado 2026 abr. 07 ] Available from: https://doi.org/10.3390/app13074385 - Accelerating the alignment phase of Minimap2 genome assembly algorithm Using GACT-X in a commercial Cloud FPGA machine
- Aplicacao de bdd em problemas de sintese e verificacao de logica combinatoria
- Minimizacao de maquinas de estados finitos por meio de bdds
- Estudo e análise do Open Core Protocol (OCP)
- Geracao coletiva e compactacao de conjunto de testes em sintese logica
- Contribuições para atividades de síntese, verificação e teste no fluxo de projeto de ASIC'S
- New method for inverse-image computation in generating the set of equivalent states
- Multilevel logic minimization and test set generation using binary decision diagrams
- Set containment and cube expansion with binary decision diagrams for logic synthesis
- Collective test generation and test set compaction
Informações sobre a disponibilidade de versões do artigo em acesso aberto coletadas automaticamente via oaDOI API (Unpaywall).
Por se tratar de integração com serviço externo, podem existir diferentes versões do trabalho (como preprints ou postprints), que podem diferir da versão publicada.
Download do texto completo
| Tipo | Nome | Link | |
|---|---|---|---|
| Sysno 3151297 Adapting th... |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
