Ambiente de síntese de circuitos CMOS de alto desempenho (1999)
- Authors:
- Autor USP: ROMÃO, FABIO LUIS - EP
- Unidade: EP
- Sigla do Departamento: PEE
- Subjects: ENGENHARIA ELÉTRICA; MICROELETRÔNICA; CIRCUITOS INTEGRADOS
- Language: Português
- Abstract: O ASCAD (Ambiente de Síntese de Circuitos CMOS de Alto Desempenho) é um sistema desenvolvido para auxiliar o projeto de circuitos integrados CMOS destinados a aplicações de alta velocidade. É apresentado como um modelo orientado a objetos que reflete a metodologia e as técnicas empregadas. Uma implementação foi construída para validar a metodologia e a viabilidade computacional do sistema. O avanço da tecnologia de fabricação de circuitos CMOS precisa estar associado a técnicas especiais de projetos a fim de permitir que os circuitos possam operar com taxas de relógio elevadas (ordem de GHz). Na última década, o estudo dessas técnicas tem contribuído para construir circuitos cada vez mais rápidos. Em contrapartida tem introduzido regras e restrições ao projeto, eliminando a simplicidade inerente à lógica CMOS complementar. O ASCAD automatiza o emprego de um conjunto de regras e realiza a síntese de circuitos, baseado em um conjunto mínimo de células de alta velocidade. Essas regras e esses circuitos básicos foram testados e validados em circuitos integrados implementados especialmente para caracterização, antes da implementação do ASCAD. Além da verificação de regras de projeto e da síntese de circuitos, o ASCAD implementa uma otimização de velocidade através de substituições de circuitos que ocupam posições críticas em um bloco. O modelo completo do ASCAD é apresentado com a notação UML(Unified Modeling Language) e a implementação inicial foi construída com a linguagem Java. O conjunto de resultados apresentados neste trabalho mostra circuitos de blocos funcionais importantes sintetizados a partir da descrição VHDL que podem operar com taxas de relógio de até 2 GHz (simulados com SPICE usando a tecnologia CMOS-0,8 'micrometros' da ES2). O ASCAD foi modelado como um framework que pode ser expandido e melhorado de forma incremental e com grande reuso de componentes.
- Imprenta:
- Data da defesa: 21.05.1999
-
ABNT
ROMÃO, Fábio Luís. Ambiente de síntese de circuitos CMOS de alto desempenho. 1999. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 1999. Disponível em: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-02122024-145524/pt-br.php. Acesso em: 28 fev. 2026. -
APA
Romão, F. L. (1999). Ambiente de síntese de circuitos CMOS de alto desempenho (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de https://www.teses.usp.br/teses/disponiveis/3/3140/tde-02122024-145524/pt-br.php -
NLM
Romão FL. Ambiente de síntese de circuitos CMOS de alto desempenho [Internet]. 1999 ;[citado 2026 fev. 28 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-02122024-145524/pt-br.php -
Vancouver
Romão FL. Ambiente de síntese de circuitos CMOS de alto desempenho [Internet]. 1999 ;[citado 2026 fev. 28 ] Available from: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-02122024-145524/pt-br.php - Sistema gerador de funções CMOS sobre estruturas mar de portas
- Arquitetura avançada de uma matriz de portas em CMOS
- Linear time algorithm for transistor chaining of static and dynamic cmos circuits with applications to sog structures
- More flexible sea-of-gates structure
- Linear algorithm for optimal static cmos cell layouts on sog structures
- Tudo que se precisa saber sobre a teoria da fft - transformada rapida de fourier
- Analise do ruido sonoro em uma sala de aquisicao de amostras de som com microcomputador
- 1.2 gb / s sonet / sdh demux in cmos technology
- Projeto do circuito demux 8: 1 com byte align no padrao sonet / sda a taxas de 1,25gb / s
- Circuito buffer conversor cmos / ecl
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
