Filtros : "CIRCUITOS INTEGRADOS" "1989" Limpar

Filtros



Limitar por data


  • Fonte: Anais SBCCI. Nome do evento: Simposio Brasileiro de Concepcao de Circuitos Integrados. Unidade: EP

    Assunto: CIRCUITOS INTEGRADOS

    Como citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      DECALUWE, J e VAN NOIJE, Wilhelmus Adrianus Maria. Acell-level simulador in object-oriented style. 1989, Anais.. Rio de Janeiro: Sbc/Ufrj, 1989. . Acesso em: 15 nov. 2025.
    • APA

      Decaluwe, J., & Van Noije, W. A. M. (1989). Acell-level simulador in object-oriented style. In Anais SBCCI. Rio de Janeiro: Sbc/Ufrj.
    • NLM

      Decaluwe J, Van Noije WAM. Acell-level simulador in object-oriented style. Anais SBCCI. 1989 ;[citado 2025 nov. 15 ]
    • Vancouver

      Decaluwe J, Van Noije WAM. Acell-level simulador in object-oriented style. Anais SBCCI. 1989 ;[citado 2025 nov. 15 ]
  • Fonte: Anais. Nome do evento: Congresso de Iniciacao Cientifica e Tecnologica em Engenharia. Unidade: EESC

    Assuntos: OSCILADORES, CIRCUITOS INTEGRADOS

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      OTAVIANI, F L e PEREIRA, Jose Carlos. Estudo, simulação e lay-out de um oscilador para circuito integrado pwm-c-mos. 1989, Anais.. Sao Carlos: Cetepe-EESC-USP, 1989. Disponível em: https://repositorio.usp.br/directbitstream/6fa2a944-469e-4a7d-b43e-4046447df4a5/prod_001924_sysno_0803412.pdf. Acesso em: 15 nov. 2025.
    • APA

      Otaviani, F. L., & Pereira, J. C. (1989). Estudo, simulação e lay-out de um oscilador para circuito integrado pwm-c-mos. In Anais. Sao Carlos: Cetepe-EESC-USP. Recuperado de https://repositorio.usp.br/directbitstream/6fa2a944-469e-4a7d-b43e-4046447df4a5/prod_001924_sysno_0803412.pdf
    • NLM

      Otaviani FL, Pereira JC. Estudo, simulação e lay-out de um oscilador para circuito integrado pwm-c-mos [Internet]. Anais. 1989 ;[citado 2025 nov. 15 ] Available from: https://repositorio.usp.br/directbitstream/6fa2a944-469e-4a7d-b43e-4046447df4a5/prod_001924_sysno_0803412.pdf
    • Vancouver

      Otaviani FL, Pereira JC. Estudo, simulação e lay-out de um oscilador para circuito integrado pwm-c-mos [Internet]. Anais. 1989 ;[citado 2025 nov. 15 ] Available from: https://repositorio.usp.br/directbitstream/6fa2a944-469e-4a7d-b43e-4046447df4a5/prod_001924_sysno_0803412.pdf
  • Fonte: Anais. Nome do evento: Congresso de Iniciação Científica e Tecnológica em Engenharia. Unidade: EESC

    Assunto: CIRCUITOS INTEGRADOS

    Versão PublicadaComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      OTAVIANI, F L et al. Estudo, simulação e lay-out de ci's. 1989, Anais.. Sao Carlos: Cetepe-Eesc-Usp, 1989. Disponível em: https://repositorio.usp.br/directbitstream/3c12a9bd-9d3d-4c03-b6fa-e52dcbfb7849/prod_001924_sysno_0803417.pdf. Acesso em: 15 nov. 2025.
    • APA

      Otaviani, F. L., Katz, I., Saez, R. T. L., Lee, Y. H., Pereira, J. C., & Backer, J. M. (1989). Estudo, simulação e lay-out de ci's. In Anais. Sao Carlos: Cetepe-Eesc-Usp. Recuperado de https://repositorio.usp.br/directbitstream/3c12a9bd-9d3d-4c03-b6fa-e52dcbfb7849/prod_001924_sysno_0803417.pdf
    • NLM

      Otaviani FL, Katz I, Saez RTL, Lee YH, Pereira JC, Backer JM. Estudo, simulação e lay-out de ci's [Internet]. Anais. 1989 ;[citado 2025 nov. 15 ] Available from: https://repositorio.usp.br/directbitstream/3c12a9bd-9d3d-4c03-b6fa-e52dcbfb7849/prod_001924_sysno_0803417.pdf
    • Vancouver

      Otaviani FL, Katz I, Saez RTL, Lee YH, Pereira JC, Backer JM. Estudo, simulação e lay-out de ci's [Internet]. Anais. 1989 ;[citado 2025 nov. 15 ] Available from: https://repositorio.usp.br/directbitstream/3c12a9bd-9d3d-4c03-b6fa-e52dcbfb7849/prod_001924_sysno_0803417.pdf
  • Fonte: Proceedings. Nome do evento: Ieee International Conference on Microelectronic Test Structures. Unidade: EP

    Assunto: CIRCUITOS INTEGRADOS

    Como citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SANTOS FILHO, Sebastião Gomes dos e SWART, Jacobus Willibrordus. Experimental measurement technique of interconnection rd delay for integrated circuits using the step voltage response. 1989, Anais.. New York: Ieee, 1989. . Acesso em: 15 nov. 2025.
    • APA

      Santos Filho, S. G. dos, & Swart, J. W. (1989). Experimental measurement technique of interconnection rd delay for integrated circuits using the step voltage response. In Proceedings. New York: Ieee.
    • NLM

      Santos Filho SG dos, Swart JW. Experimental measurement technique of interconnection rd delay for integrated circuits using the step voltage response. Proceedings. 1989 ;[citado 2025 nov. 15 ]
    • Vancouver

      Santos Filho SG dos, Swart JW. Experimental measurement technique of interconnection rd delay for integrated circuits using the step voltage response. Proceedings. 1989 ;[citado 2025 nov. 15 ]
  • Fonte: Microelectronic Engineering. Unidade: EP

    Assunto: CIRCUITOS INTEGRADOS

    Acesso à fonteDOIComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      VERDONCK, Patrick Bernard e BRASSEUR, G. e COOPMANS, F. Laser enhanced polymer etching in different ambients. Microelectronic Engineering, v. 9, p. 507-510, 1989Tradução . . Disponível em: https://doi.org/10.1016/0167-9317(89)90111-1. Acesso em: 15 nov. 2025.
    • APA

      Verdonck, P. B., Brasseur, G., & Coopmans, F. (1989). Laser enhanced polymer etching in different ambients. Microelectronic Engineering, 9, 507-510. doi:10.1016/0167-9317(89)90111-1
    • NLM

      Verdonck PB, Brasseur G, Coopmans F. Laser enhanced polymer etching in different ambients [Internet]. Microelectronic Engineering. 1989 ; 9 507-510.[citado 2025 nov. 15 ] Available from: https://doi.org/10.1016/0167-9317(89)90111-1
    • Vancouver

      Verdonck PB, Brasseur G, Coopmans F. Laser enhanced polymer etching in different ambients [Internet]. Microelectronic Engineering. 1989 ; 9 507-510.[citado 2025 nov. 15 ] Available from: https://doi.org/10.1016/0167-9317(89)90111-1
  • Fonte: Anais SBCCI. Nome do evento: Simposio Brasileiro de Concepcao de Circuitos Integrados. Unidade: EP

    Assuntos: BIOMEDICINA, CIRCUITOS INTEGRADOS

    Como citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      AMAZONAS, José Roberto de Almeida e COSTA, T F e SANTOS, E. Gamil: um processador aritmetico para instrumentacao biomedica. 1989, Anais.. Rio de Janeiro: Sbc/Ufrj, 1989. . Acesso em: 15 nov. 2025.
    • APA

      Amazonas, J. R. de A., Costa, T. F., & Santos, E. (1989). Gamil: um processador aritmetico para instrumentacao biomedica. In Anais SBCCI. Rio de Janeiro: Sbc/Ufrj.
    • NLM

      Amazonas JR de A, Costa TF, Santos E. Gamil: um processador aritmetico para instrumentacao biomedica. Anais SBCCI. 1989 ;[citado 2025 nov. 15 ]
    • Vancouver

      Amazonas JR de A, Costa TF, Santos E. Gamil: um processador aritmetico para instrumentacao biomedica. Anais SBCCI. 1989 ;[citado 2025 nov. 15 ]

Biblioteca Digital de Produção Intelectual da Universidade de São Paulo     2012 - 2025