Filtros : "SCE" "Marques, Eduardo" Removidos: "EESC" "OLIVEIRA, PATRÍCIA RUFINO" Limpar

Filtros



Refine with date range


  • Unidade: ICMC

    Subjects: SISTEMAS OPERACIONAIS, ROBÓTICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      BUENO, Maikon Adiles Fernandez. Análise e implementação de suporte a SMP (multiprocessamento simétrico) para o sistema operacional eCos com aplicação em robótica móvel. 2007. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2007. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-150831/. Acesso em: 27 jun. 2024.
    • APA

      Bueno, M. A. F. (2007). Análise e implementação de suporte a SMP (multiprocessamento simétrico) para o sistema operacional eCos com aplicação em robótica móvel (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-150831/
    • NLM

      Bueno MAF. Análise e implementação de suporte a SMP (multiprocessamento simétrico) para o sistema operacional eCos com aplicação em robótica móvel [Internet]. 2007 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-150831/
    • Vancouver

      Bueno MAF. Análise e implementação de suporte a SMP (multiprocessamento simétrico) para o sistema operacional eCos com aplicação em robótica móvel [Internet]. 2007 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-150831/
  • Unidade: ICMC

    Subjects: SISTEMAS EMBUTIDOS, COMPUTAÇÃO RECONFIGURÁVEL, ROBÔS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MARLETA, Marcelo Honorato. Projeto de uma VPN(Rede Privada Virtual) baseada em computação reconfigurável e aplicada a robôs móveis. 2007. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2007. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-101411/. Acesso em: 27 jun. 2024.
    • APA

      Marleta, M. H. (2007). Projeto de uma VPN(Rede Privada Virtual) baseada em computação reconfigurável e aplicada a robôs móveis (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-101411/
    • NLM

      Marleta MH. Projeto de uma VPN(Rede Privada Virtual) baseada em computação reconfigurável e aplicada a robôs móveis [Internet]. 2007 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-101411/
    • Vancouver

      Marleta MH. Projeto de uma VPN(Rede Privada Virtual) baseada em computação reconfigurável e aplicada a robôs móveis [Internet]. 2007 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-101411/
  • Unidade: ICMC

    Subjects: COMPUTAÇÃO RECONFIGURÁVEL, SISTEMAS EMBUTIDOS, HARDWARE (SISTEMAS;PROJETO;MONITORAMENTO), SOFTWARES (SISTEMAS;PROJETO;MONITORAMENTO), SISTEMAS DISTRIBUÍDOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      RAVAGNANI, Guilherme Stella. Projeto de um sistema para monitoramento de hardware/software on-chip baseado em computação reconfigurável. 2007. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2007. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-165154/. Acesso em: 27 jun. 2024.
    • APA

      Ravagnani, G. S. (2007). Projeto de um sistema para monitoramento de hardware/software on-chip baseado em computação reconfigurável (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-165154/
    • NLM

      Ravagnani GS. Projeto de um sistema para monitoramento de hardware/software on-chip baseado em computação reconfigurável [Internet]. 2007 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-165154/
    • Vancouver

      Ravagnani GS. Projeto de um sistema para monitoramento de hardware/software on-chip baseado em computação reconfigurável [Internet]. 2007 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-21062007-165154/
  • Unidade: ICMC

    Subjects: COMPUTAÇÃO RECONFIGURÁVEL, ROBÓTICA, SISTEMAS DISTRIBUÍDOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SANCHES, Adriano Kaminski. Implementação de um sistema de arquivos para uma plataforma de computação reconfigurável. 2006. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2006. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-114153/. Acesso em: 27 jun. 2024.
    • APA

      Sanches, A. K. (2006). Implementação de um sistema de arquivos para uma plataforma de computação reconfigurável (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-114153/
    • NLM

      Sanches AK. Implementação de um sistema de arquivos para uma plataforma de computação reconfigurável [Internet]. 2006 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-114153/
    • Vancouver

      Sanches AK. Implementação de um sistema de arquivos para uma plataforma de computação reconfigurável [Internet]. 2006 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-18062007-114153/
  • Unidade: ICMC

    Subjects: SISTEMAS DISTRIBUÍDOS, PROGRAMAÇÃO CONCORRENTE, TECNOLOGIA DA INFORMAÇÃO, COMPUTAÇÃO MÓVEL

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MENOTTI, Ricardo. Implementação de um módulo Ethernet 10/100Mbps interface Avalon para o processador Nios II da Altera. 2005. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2005. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-31082005-120141/. Acesso em: 27 jun. 2024.
    • APA

      Menotti, R. (2005). Implementação de um módulo Ethernet 10/100Mbps interface Avalon para o processador Nios II da Altera (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-31082005-120141/
    • NLM

      Menotti R. Implementação de um módulo Ethernet 10/100Mbps interface Avalon para o processador Nios II da Altera [Internet]. 2005 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-31082005-120141/
    • Vancouver

      Menotti R. Implementação de um módulo Ethernet 10/100Mbps interface Avalon para o processador Nios II da Altera [Internet]. 2005 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-31082005-120141/
  • Unidade: ICMC

    Subjects: HARDWARE, ENGENHARIA DE COMPUTAÇÃO

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MARQUES, Eduardo. Ensino de hardware baseado em computação reconfigurável. 2004. Tese (Livre Docência) – Universidade de São Paulo, São Carlos, 2004. . Acesso em: 27 jun. 2024.
    • APA

      Marques, E. (2004). Ensino de hardware baseado em computação reconfigurável (Tese (Livre Docência). Universidade de São Paulo, São Carlos.
    • NLM

      Marques E. Ensino de hardware baseado em computação reconfigurável. 2004 ;[citado 2024 jun. 27 ]
    • Vancouver

      Marques E. Ensino de hardware baseado em computação reconfigurável. 2004 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Subjects: SISTEMAS DISTRIBUÍDOS, ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, HARDWARE (CONSTRUÇÃO)

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      RODRIGUES, Murilo Inácio. Projeto de uma unidade aritmética de ponto flutuante - Padrão IEEE 754 - implementada em computação reconfigurável. 2004. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2004. . Acesso em: 27 jun. 2024.
    • APA

      Rodrigues, M. I. (2004). Projeto de uma unidade aritmética de ponto flutuante - Padrão IEEE 754 - implementada em computação reconfigurável (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Rodrigues MI. Projeto de uma unidade aritmética de ponto flutuante - Padrão IEEE 754 - implementada em computação reconfigurável. 2004 ;[citado 2024 jun. 27 ]
    • Vancouver

      Rodrigues MI. Projeto de uma unidade aritmética de ponto flutuante - Padrão IEEE 754 - implementada em computação reconfigurável. 2004 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Subjects: ALGORITMOS GENÉTICOS, HARDWARE

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MORAES, Priscila Aparecida de. Construção de uma RPU (reconfigurable processing unit) para algoritmos genéticos baseada em computação reconfigurável. 2004. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2004. . Acesso em: 27 jun. 2024.
    • APA

      Moraes, P. A. de. (2004). Construção de uma RPU (reconfigurable processing unit) para algoritmos genéticos baseada em computação reconfigurável (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Moraes PA de. Construção de uma RPU (reconfigurable processing unit) para algoritmos genéticos baseada em computação reconfigurável. 2004 ;[citado 2024 jun. 27 ]
    • Vancouver

      Moraes PA de. Construção de uma RPU (reconfigurable processing unit) para algoritmos genéticos baseada em computação reconfigurável. 2004 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Assunto: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      RIBEIRO, Alexandre Alves de Lima. Reconfigurabilidade dinâmica e remota de FPGAs. 2002. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2002. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-11092002-041043/. Acesso em: 27 jun. 2024.
    • APA

      Ribeiro, A. A. de L. (2002). Reconfigurabilidade dinâmica e remota de FPGAs (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-11092002-041043/
    • NLM

      Ribeiro AA de L. Reconfigurabilidade dinâmica e remota de FPGAs [Internet]. 2002 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-11092002-041043/
    • Vancouver

      Ribeiro AA de L. Reconfigurabilidade dinâmica e remota de FPGAs [Internet]. 2002 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-11092002-041043/
  • Unidade: ICMC

    Subjects: ROBÔS, ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      GONÇALVES, Richard Aderbal. ARCHITECT-R: uma ferramenta para o desenvolvimento de robôs móveis reconfiguráveis. 2002. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2002. . Acesso em: 27 jun. 2024.
    • APA

      Gonçalves, R. A. (2002). ARCHITECT-R: uma ferramenta para o desenvolvimento de robôs móveis reconfiguráveis (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Gonçalves RA. ARCHITECT-R: uma ferramenta para o desenvolvimento de robôs móveis reconfiguráveis. 2002 ;[citado 2024 jun. 27 ]
    • Vancouver

      Gonçalves RA. ARCHITECT-R: uma ferramenta para o desenvolvimento de robôs móveis reconfiguráveis. 2002 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Subjects: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, CIRCUITOS DIGITAIS (PROJETO)

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      GIORGINI, André Linhares. Implementação de um controlador PID digital para robótica baseado em computação reconfigurável. 2001. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2001. . Acesso em: 27 jun. 2024.
    • APA

      Giorgini, A. L. (2001). Implementação de um controlador PID digital para robótica baseado em computação reconfigurável (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Giorgini AL. Implementação de um controlador PID digital para robótica baseado em computação reconfigurável. 2001 ;[citado 2024 jun. 27 ]
    • Vancouver

      Giorgini AL. Implementação de um controlador PID digital para robótica baseado em computação reconfigurável. 2001 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Subjects: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, PROTOCOLOS DE COMUNICAÇÃO

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Klinger Gervásio da. Projeto de um circuito controlador de rede com tolerância a falhas baseado em computação reconfigurável. 2001. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2001. . Acesso em: 27 jun. 2024.
    • APA

      Silva, K. G. da. (2001). Projeto de um circuito controlador de rede com tolerância a falhas baseado em computação reconfigurável (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Silva KG da. Projeto de um circuito controlador de rede com tolerância a falhas baseado em computação reconfigurável. 2001 ;[citado 2024 jun. 27 ]
    • Vancouver

      Silva KG da. Projeto de um circuito controlador de rede com tolerância a falhas baseado em computação reconfigurável. 2001 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Subjects: REDES NEURAIS, ROBÓTICA, ANÁLISE DE DESEMPENHOS (ARQUITETURA DE COMPUTADORES)

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      WOLF, Denis Fernando. Projeto de uma rede neural usada no reconhecimento de gestos por robôs móveis utilizando-se computação reconfigurável. 2001. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2001. . Acesso em: 27 jun. 2024.
    • APA

      Wolf, D. F. (2001). Projeto de uma rede neural usada no reconhecimento de gestos por robôs móveis utilizando-se computação reconfigurável (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Wolf DF. Projeto de uma rede neural usada no reconhecimento de gestos por robôs móveis utilizando-se computação reconfigurável. 2001 ;[citado 2024 jun. 27 ]
    • Vancouver

      Wolf DF. Projeto de uma rede neural usada no reconhecimento de gestos por robôs móveis utilizando-se computação reconfigurável. 2001 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Assunto: COMPUTAÇÃO APLICADA

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      BOMBACINI, Marcos Roberto. Projeto da unidade de controle de uma arquitetura sistótica para solução de sistemas lineares, utilizando-se metodologias avançadas para projeto de hardware. 1999. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 1999. . Acesso em: 27 jun. 2024.
    • APA

      Bombacini, M. R. (1999). Projeto da unidade de controle de uma arquitetura sistótica para solução de sistemas lineares, utilizando-se metodologias avançadas para projeto de hardware (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Bombacini MR. Projeto da unidade de controle de uma arquitetura sistótica para solução de sistemas lineares, utilizando-se metodologias avançadas para projeto de hardware. 1999 ;[citado 2024 jun. 27 ]
    • Vancouver

      Bombacini MR. Projeto da unidade de controle de uma arquitetura sistótica para solução de sistemas lineares, utilizando-se metodologias avançadas para projeto de hardware. 1999 ;[citado 2024 jun. 27 ]
  • Unidade: ICMC

    Assunto: COMPUTAÇÃO APLICADA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      ARAGÃO, Antônio Carlos de Oliveira Souza. Uma arquitetura sistólica para solução de sistemas lineares implementada com circuitos FPGAs. 1998. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 1998. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-19012001-110751. Acesso em: 27 jun. 2024.
    • APA

      Aragão, A. C. de O. S. (1998). Uma arquitetura sistólica para solução de sistemas lineares implementada com circuitos FPGAs (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-19012001-110751
    • NLM

      Aragão AC de OS. Uma arquitetura sistólica para solução de sistemas lineares implementada com circuitos FPGAs [Internet]. 1998 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-19012001-110751
    • Vancouver

      Aragão AC de OS. Uma arquitetura sistólica para solução de sistemas lineares implementada com circuitos FPGAs [Internet]. 1998 ;[citado 2024 jun. 27 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-19012001-110751
  • Unidade: ICMC

    Subjects: REALIDADE VIRTUAL, SISTEMAS DISTRIBUÍDOS, INTERAÇÃO HOMEM-MÁQUINA

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MARQUES, Eduardo. Projeto de uma rede local de computadores de alta velocidade. 1988. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 1988. . Acesso em: 27 jun. 2024.
    • APA

      Marques, E. (1988). Projeto de uma rede local de computadores de alta velocidade (Dissertação (Mestrado). Universidade de São Paulo, São Carlos.
    • NLM

      Marques E. Projeto de uma rede local de computadores de alta velocidade. 1988 ;[citado 2024 jun. 27 ]
    • Vancouver

      Marques E. Projeto de uma rede local de computadores de alta velocidade. 1988 ;[citado 2024 jun. 27 ]

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024