Implementação do algoritmo SHA-256 em circuito integrado de aplicação específica (2023)
- Authors:
- USP affiliated authors: LUPPE, MAXIMILIAM - EESC ; FRANCK, LUCAS DAUDT - EESC
- Unidade: EESC
- Subjects: CIRCUITOS INTEGRADOS; ALGORITMOS; ENGENHARIA ELÉTRICA
- Language: Português
- Imprenta:
- Publisher: EESC/USP
- Publisher place: São Carlos, SP
- Date published: 2023
- Source:
- Título: Livro de Resumos Expandidos
- Conference titles: Simpósio Internacional de Iniciação Científica e Tecnológica da Universidade de São Paulo - SIICUSP
-
ABNT
FRANCK, Lucas Daudt e LUPPE, Maximiliam. Implementação do algoritmo SHA-256 em circuito integrado de aplicação específica. 2023, Anais.. São Carlos, SP: EESC/USP, 2023. Disponível em: https://www.eesc.usp.br/biblioteca-admin/wp-content/uploads/2024/02/cicte2023anaisp.pdf. Acesso em: 21 jan. 2026. -
APA
Franck, L. D., & Luppe, M. (2023). Implementação do algoritmo SHA-256 em circuito integrado de aplicação específica. In Livro de Resumos Expandidos. São Carlos, SP: EESC/USP. Recuperado de https://www.eesc.usp.br/biblioteca-admin/wp-content/uploads/2024/02/cicte2023anaisp.pdf -
NLM
Franck LD, Luppe M. Implementação do algoritmo SHA-256 em circuito integrado de aplicação específica [Internet]. Livro de Resumos Expandidos. 2023 ;[citado 2026 jan. 21 ] Available from: https://www.eesc.usp.br/biblioteca-admin/wp-content/uploads/2024/02/cicte2023anaisp.pdf -
Vancouver
Franck LD, Luppe M. Implementação do algoritmo SHA-256 em circuito integrado de aplicação específica [Internet]. Livro de Resumos Expandidos. 2023 ;[citado 2026 jan. 21 ] Available from: https://www.eesc.usp.br/biblioteca-admin/wp-content/uploads/2024/02/cicte2023anaisp.pdf - Custom ASIC design for SHA-256 using open-source tools
- Arquiteturas para dilatação exata
- Cálculo de histograma em FPGA para processamento de imagens em tempo real
- Low-latency reconfigurable entropy digital true random number generator with bias detection and correction
- Estudo da implementação de opencores de microcontroladores PIC em FPGA
- Analisador lógico para análise on-chip de sistemas digitais implementados em FPGA
- Fractal dimension based on Minkowski-Bouligand method using exponential dilations
- Controlador de LCD gráfico de baixo custo para sistemas embarcados
- Desenvolvimento de um processador pipeline dedicado para extração de bordas em tempo real
- Arquitetura em FPGA para o cálculo da transformada de distância genérica em tempo real
Download do texto completo
| Tipo | Nome | Link | |
|---|---|---|---|
| 0014_2586 - Lucas Daudt F... | Direct link |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
