Custom ASIC design for SHA-256 using open-source tools (2024)
- Authors:
- USP affiliated authors: CARMO, JOÃO PAULO PEREIRA DO - EESC ; LUPPE, MAXIMILIAM - EESC ; FRANCK, LUCAS DAUDT - EESC ; GINJA, GABRIEL AUGUSTO - EESC
- Unidade: EESC
- DOI: 10.3390/computers13010009
- Subjects: CRIPTOLOGIA; ENGENHARIA ELÉTRICA
- Agências de fomento:
- Language: Inglês
- Imprenta:
- Publisher place: Basel, Switzerland
- Date published: 2024
- Source:
- Status:
- Artigo publicado em periódico de acesso aberto (Gold Open Access)
- Versão do Documento:
- Versão publicada (Published version)
- Acessar versão aberta:
-
ABNT
FRANCK, Lucas Daudt et al. Custom ASIC design for SHA-256 using open-source tools. Computers, v. 13, n. 9, p. 1-16, 2024Tradução . . Disponível em: https://dx.doi.org/10.3390/computers13010009. Acesso em: 14 abr. 2026. -
APA
Franck, L. D., Ginja, ^G. ^A., Carmo, J. P. P. do, Afonso, J. A., & Luppe, M. (2024). Custom ASIC design for SHA-256 using open-source tools. Computers, 13( 9), 1-16. doi:10.3390/computers13010009 -
NLM
Franck LD, Ginja ^G^A, Carmo JPP do, Afonso JA, Luppe M. Custom ASIC design for SHA-256 using open-source tools [Internet]. Computers. 2024 ; 13( 9): 1-16.[citado 2026 abr. 14 ] Available from: https://dx.doi.org/10.3390/computers13010009 -
Vancouver
Franck LD, Ginja ^G^A, Carmo JPP do, Afonso JA, Luppe M. Custom ASIC design for SHA-256 using open-source tools [Internet]. Computers. 2024 ; 13( 9): 1-16.[citado 2026 abr. 14 ] Available from: https://dx.doi.org/10.3390/computers13010009 - Implementação do algoritmo SHA-256 em circuito integrado de aplicação específica
- A divide-by-1.5/2 prescaler utilizing double data rate technique
- OptoBrain: a wireless sensory interface for optogenetics
- Low-frequency piezoelectric acoustic sensing for in situ glycerol monitoring
- Multimodal analysis of surface properties and charge dynamics in teflon-FEP electrets
- Desenvolvimento e validação de um ambiente de realidade virtual para reabilitação de membros superiores em pessoas com lesão medular
- Estudo da implementação de opencores de microcontroladores PIC em FPGA
- Estudo e análise de custo/desempenho de núcleos de microcontroladores 8051 para instrumentação e sistemas embarcados
- Arquitetura em FPGA para o cálculo da transformada de distância genérica em tempo real
- Analisador lógico para análise on-chip de sistemas digitais implementados em FPGA
Informações sobre a disponibilidade de versões do artigo em acesso aberto coletadas automaticamente via oaDOI API (Unpaywall).
Por se tratar de integração com serviço externo, podem existir diferentes versões do trabalho (como preprints ou postprints), que podem diferir da versão publicada.
Download do texto completo
| Tipo | Nome | Link | |
|---|---|---|---|
| computers-13-00009-v2.pdf | Direct link |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
