Controlador de LCD gráfico de baixo custo para sistemas embarcados (2013)
- Authors:
- Autor USP: LUPPE, MAXIMILIAM - EESC
- Unidade: EESC
- Subjects: SISTEMAS EMBUTIDOS; PROTOCOLOS DE COMUNICAÇÃO
- Language: Português
- Imprenta:
- Publisher: USP/Pró-Reitoria de Pesquisa
- Publisher place: São Paulo
- Date published: 2013
- Source:
- Título: Resumos
- Conference titles: Simpósio Internacional de Iniciação Científica da Universidade de São Paulo - SIICUSP
-
ABNT
CORREA, Marcos Vinicius da Cruz e LUPPE, Maximiliam. Controlador de LCD gráfico de baixo custo para sistemas embarcados. 2013, Anais.. São Paulo: USP/Pró-Reitoria de Pesquisa, 2013. Disponível em: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoVisualizarResumo?numeroInscricaoTrabalho=50&numeroEdicao=21. Acesso em: 26 dez. 2025. -
APA
Correa, M. V. da C., & Luppe, M. (2013). Controlador de LCD gráfico de baixo custo para sistemas embarcados. In Resumos. São Paulo: USP/Pró-Reitoria de Pesquisa. Recuperado de https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoVisualizarResumo?numeroInscricaoTrabalho=50&numeroEdicao=21 -
NLM
Correa MV da C, Luppe M. Controlador de LCD gráfico de baixo custo para sistemas embarcados [Internet]. Resumos. 2013 ;[citado 2025 dez. 26 ] Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoVisualizarResumo?numeroInscricaoTrabalho=50&numeroEdicao=21 -
Vancouver
Correa MV da C, Luppe M. Controlador de LCD gráfico de baixo custo para sistemas embarcados [Internet]. Resumos. 2013 ;[citado 2025 dez. 26 ] Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoVisualizarResumo?numeroInscricaoTrabalho=50&numeroEdicao=21 - Estudo e análise de custo/desempenho de núcleos de microcontroladores 8051 para instrumentação e sistemas embarcados
- Cálculo de histograma em FPGA para processamento de imagens em tempo real
- Arquitetura em FPGA para o cálculo da transformada de distância genérica em tempo real
- Implementação e aplicação de opencores de MCU da família PIC16 em FPGA
- Desenvolvimento de um processador pipeline dedicado para extração de bordas em tempo real
- Arquiteturas para dilatação exata
- Estudo da implementação de opencores de microcontroladores PIC em FPGA
- Analisador lógico para análise on-chip de sistemas digitais implementados em FPGA
- Fractal dimension based on Minkowski-Bouligand method using exponential dilations
- Low-latency reconfigurable entropy digital true random number generator with bias detection and correction
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
