Exportar registro bibliográfico


Metrics:

Design of a low-power 10-bit 12-MS/s asynchronous SAR ADC (2020)

  • Authors:
  • Autor USP: CAMPOS, ARTHUR LOMBARDI - EESC
  • Unidade: EESC
  • Sigla do Departamento: SEL
  • DOI: 10.11606/D.18.2020.tde-16122021-162821
  • Subjects: CIRCUITOS INTEGRADOS; CONVERSORES A/D E D/A; INTERNET DAS COISAS; CONSUMO DE ENERGIA ELÉTRICA; RECEPTORES
  • Language: Inglês
  • Abstract: Este trabalho apresenta o projeto de um Conversor Analógico-Digital (ADC) de 10 bits a 12 MS/s, de baixo consumo, do tipo Registrador de Aproximações Sucessivas (SAR) assíncrono. O circuito foi projetado em tecnologia de 65 nm e visa atender receptores desenvolvidos para o padrão IEEE 802.15.4g (redes inteligentes de baixo consumo e baixa taxa de transmissão de dados). Para reduzir a distorção durante amostragem de sinais, foi utilizado uma implementação diferencial com um par de chaves bootstrap. A implementação assíncrona do circuito SAR aumenta a flexibilidade do sistema porque apenas um sinal de relógio é necessário para seu funcionamento. Para suportar o esquema de chaveamento mesclado (MCS), uma chave de três níveis foi desenvolvida para a matriz de capacitores. Em simulações, o circuito atingiu um ENOB de 9,65 e um consumo de 151,4 μW, a 12 MS/s, resultando em uma figura de mérito de 15,8 fJ/Conversion-step. Simulações também indicaram que o ADC é eficiente em frequências de amostragem variando de 10 kS/s a 12 MS/s, estendendo sua usabilidade para circuitos de baixa taxa de amostragem
  • Imprenta:
  • Data da defesa: 15.09.2020
  • Acesso à fonteAcesso à fonteDOI
    Informações sobre o DOI: 10.11606/D.18.2020.tde-16122021-162821 (Fonte: oaDOI API)
    • Este periódico é de acesso aberto
    • Este artigo NÃO é de acesso aberto

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas

    • ABNT

      CAMPOS, Arthur Lombardi. Design of a low-power 10-bit 12-MS/s asynchronous SAR ADC. 2020. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2020. Disponível em: https://www.teses.usp.br/teses/disponiveis/18/18152/tde-16122021-162821/. Acesso em: 20 jan. 2026.
    • APA

      Campos, A. L. (2020). Design of a low-power 10-bit 12-MS/s asynchronous SAR ADC (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de https://www.teses.usp.br/teses/disponiveis/18/18152/tde-16122021-162821/
    • NLM

      Campos AL. Design of a low-power 10-bit 12-MS/s asynchronous SAR ADC [Internet]. 2020 ;[citado 2026 jan. 20 ] Available from: https://www.teses.usp.br/teses/disponiveis/18/18152/tde-16122021-162821/
    • Vancouver

      Campos AL. Design of a low-power 10-bit 12-MS/s asynchronous SAR ADC [Internet]. 2020 ;[citado 2026 jan. 20 ] Available from: https://www.teses.usp.br/teses/disponiveis/18/18152/tde-16122021-162821/


Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2026