Filtros : "LUPPE, MAXIMILIAM" "CRIPTOLOGIA" Removido: "Analog Integrated Circuits and Signal Processing" Limpar

Filtros



Refine with date range


  • Source: Computers. Unidade: EESC

    Subjects: CRIPTOLOGIA, ENGENHARIA ELÉTRICA

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      FRANCK, Lucas Daudt et al. Custom ASIC design for SHA-256 using open-source tools. Computers, v. 13, n. 9, p. 1-16, 2024Tradução . . Disponível em: https://dx.doi.org/10.3390/computers13010009. Acesso em: 06 dez. 2025.
    • APA

      Franck, L. D., Ginja, ^G. ^A., Carmo, J. P. P. do, Afonso, J. A., & Luppe, M. (2024). Custom ASIC design for SHA-256 using open-source tools. Computers, 13( 9), 1-16. doi:10.3390/computers13010009
    • NLM

      Franck LD, Ginja ^G^A, Carmo JPP do, Afonso JA, Luppe M. Custom ASIC design for SHA-256 using open-source tools [Internet]. Computers. 2024 ; 13( 9): 1-16.[citado 2025 dez. 06 ] Available from: https://dx.doi.org/10.3390/computers13010009
    • Vancouver

      Franck LD, Ginja ^G^A, Carmo JPP do, Afonso JA, Luppe M. Custom ASIC design for SHA-256 using open-source tools [Internet]. Computers. 2024 ; 13( 9): 1-16.[citado 2025 dez. 06 ] Available from: https://dx.doi.org/10.3390/computers13010009
  • Source: Proceedings. Conference titles: IEEE Latin American Symposium on Circuits and Systems - LASCAS. Unidade: EESC

    Subjects: CRIPTOLOGIA, CIRCUITOS LÓGICOS, GERAÇÃO DE NÚMEROS ALEATÓRIOS

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      KOTAKI, Matheus Mitsuo de Almeida e LUPPE, Maximiliam. FPGA implementation of a pseudorandom number generator based on k: logistic map. 2020, Anais.. Piscataway, NJ: Escola de Engenharia de São Carlos, Universidade de São Paulo, 2020. Disponível em: http://dx.doi.org/10.1109/LASCAS45839.2020.9068999. Acesso em: 06 dez. 2025.
    • APA

      Kotaki, M. M. de A., & Luppe, M. (2020). FPGA implementation of a pseudorandom number generator based on k: logistic map. In Proceedings. Piscataway, NJ: Escola de Engenharia de São Carlos, Universidade de São Paulo. doi:10.1109/LASCAS45839.2020.9068999
    • NLM

      Kotaki MM de A, Luppe M. FPGA implementation of a pseudorandom number generator based on k: logistic map [Internet]. Proceedings. 2020 ;[citado 2025 dez. 06 ] Available from: http://dx.doi.org/10.1109/LASCAS45839.2020.9068999
    • Vancouver

      Kotaki MM de A, Luppe M. FPGA implementation of a pseudorandom number generator based on k: logistic map [Internet]. Proceedings. 2020 ;[citado 2025 dez. 06 ] Available from: http://dx.doi.org/10.1109/LASCAS45839.2020.9068999

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2025