Filtros : "Multicore" Limpar

Filtros



Refine with date range


  • Source: Lecture Notes in Computer Science - LNCS. Conference titles: International Symposium on Applied Reconfigurable Computing - ARC. Unidade: ICMC

    Subjects: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, HARDWARE

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      ALVES, Téo Sobrino e BONATO, Vanderlei. Dynamic function exchange in FPGA to redefine RISC-V multicore architectures at runtime. Lecture Notes in Computer Science - LNCS. Cham: Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo. Disponível em: https://doi.org/10.1007/978-3-031-87995-1_14. Acesso em: 03 jan. 2026. , 2025
    • APA

      Alves, T. S., & Bonato, V. (2025). Dynamic function exchange in FPGA to redefine RISC-V multicore architectures at runtime. Lecture Notes in Computer Science - LNCS. Cham: Instituto de Ciências Matemáticas e de Computação, Universidade de São Paulo. doi:10.1007/978-3-031-87995-1_14
    • NLM

      Alves TS, Bonato V. Dynamic function exchange in FPGA to redefine RISC-V multicore architectures at runtime [Internet]. Lecture Notes in Computer Science - LNCS. 2025 ; 15594 233-243.[citado 2026 jan. 03 ] Available from: https://doi.org/10.1007/978-3-031-87995-1_14
    • Vancouver

      Alves TS, Bonato V. Dynamic function exchange in FPGA to redefine RISC-V multicore architectures at runtime [Internet]. Lecture Notes in Computer Science - LNCS. 2025 ; 15594 233-243.[citado 2026 jan. 03 ] Available from: https://doi.org/10.1007/978-3-031-87995-1_14
  • Source: Journal of the Brazilian Computer Society. Unidade: IME

    Assunto: ALGORITMOS E ESTRUTURAS DE DADOS

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      LIMA, Anderson C. et al. Solving the maximum subsequence sum and related problems using BSP/CGM model and multi-GPU CUDA. Journal of the Brazilian Computer Society, v. 22, n. 7, p. 1-13, 2016Tradução . . Disponível em: https://doi.org/10.1186/s13173-016-0045-4. Acesso em: 03 jan. 2026.
    • APA

      Lima, A. C., Branco, R. G., Ferraz, S., Cáceres, E. N., Gaioso, R. A., Martins, W. S., & Song, S. W. (2016). Solving the maximum subsequence sum and related problems using BSP/CGM model and multi-GPU CUDA. Journal of the Brazilian Computer Society, 22( 7), 1-13. doi:10.1186/s13173-016-0045-4
    • NLM

      Lima AC, Branco RG, Ferraz S, Cáceres EN, Gaioso RA, Martins WS, Song SW. Solving the maximum subsequence sum and related problems using BSP/CGM model and multi-GPU CUDA [Internet]. Journal of the Brazilian Computer Society. 2016 ; 22( 7): 1-13.[citado 2026 jan. 03 ] Available from: https://doi.org/10.1186/s13173-016-0045-4
    • Vancouver

      Lima AC, Branco RG, Ferraz S, Cáceres EN, Gaioso RA, Martins WS, Song SW. Solving the maximum subsequence sum and related problems using BSP/CGM model and multi-GPU CUDA [Internet]. Journal of the Brazilian Computer Society. 2016 ; 22( 7): 1-13.[citado 2026 jan. 03 ] Available from: https://doi.org/10.1186/s13173-016-0045-4
  • Unidade: ICMC

    Subjects: COMPUTAÇÃO RECONFIGURÁVEL, HEURÍSTICA, HARDWARE (ENSINO)

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      BUENO, Maikon Adiles Fernandez. Co-projeto de hardware e software de um escalonador de processos para arquiteturas multicore heterogêneas baseadas em computação reconfigurável. 2013. Tese (Doutorado) – Universidade de São Paulo, São Carlos, 2013. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-29012014-105417/. Acesso em: 03 jan. 2026.
    • APA

      Bueno, M. A. F. (2013). Co-projeto de hardware e software de um escalonador de processos para arquiteturas multicore heterogêneas baseadas em computação reconfigurável (Tese (Doutorado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-29012014-105417/
    • NLM

      Bueno MAF. Co-projeto de hardware e software de um escalonador de processos para arquiteturas multicore heterogêneas baseadas em computação reconfigurável [Internet]. 2013 ;[citado 2026 jan. 03 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-29012014-105417/
    • Vancouver

      Bueno MAF. Co-projeto de hardware e software de um escalonador de processos para arquiteturas multicore heterogêneas baseadas em computação reconfigurável [Internet]. 2013 ;[citado 2026 jan. 03 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-29012014-105417/

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2026