Filtros : " IFSC225" "SILVA JÚNIOR, JOSÉ TEIXEIRA DA" Removidos: "pw" "1960" "Financiamento AFOSR" "USP" Limpar

Filtros



Refine with date range


  • Source: Livro de Resumos. Conference titles: Semana Integrada do Instituto de Física de São Carlos - SIFSC. Unidade: IFSC

    Subjects: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, PROCESSAMENTO DE DADOS

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA JÚNIOR, José Teixeira da e MATIAS, Paulo e RUGGIERO, Carlos Antônio. FlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo. 2021, Anais.. São Carlos: Instituto de Física de São Carlos - IFSC, 2021. Disponível em: https://repositorio.usp.br/directbitstream/cc9cc6d2-0f60-4c02-9d42-3555f99d8315/3054920.pdf. Acesso em: 14 nov. 2024.
    • APA

      Silva Júnior, J. T. da, Matias, P., & Ruggiero, C. A. (2021). FlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo. In Livro de Resumos. São Carlos: Instituto de Física de São Carlos - IFSC. Recuperado de https://repositorio.usp.br/directbitstream/cc9cc6d2-0f60-4c02-9d42-3555f99d8315/3054920.pdf
    • NLM

      Silva Júnior JT da, Matias P, Ruggiero CA. FlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo [Internet]. Livro de Resumos. 2021 ;[citado 2024 nov. 14 ] Available from: https://repositorio.usp.br/directbitstream/cc9cc6d2-0f60-4c02-9d42-3555f99d8315/3054920.pdf
    • Vancouver

      Silva Júnior JT da, Matias P, Ruggiero CA. FlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo [Internet]. Livro de Resumos. 2021 ;[citado 2024 nov. 14 ] Available from: https://repositorio.usp.br/directbitstream/cc9cc6d2-0f60-4c02-9d42-3555f99d8315/3054920.pdf
  • Source: Livro de Resumos. Conference titles: Semana Integrada do Instituto de Física de São Carlos - SIFSC. Unidade: IFSC

    Subjects: PROCESSAMENTO DE DADOS, ALGORITMOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      TEIXEIRA, José et al. piFlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo. 2020, Anais.. São Carlos: Instituto de Física de São Carlos - IFSC, 2020. Disponível em: https://drive.google.com/file/d/1zSpq9v0UajXDmQq5rhvZXa6H1S1icuwc/view. Acesso em: 14 nov. 2024.
    • APA

      Teixeira, J., Ruggiero, C. A., Ferreira, F., & Matias, P. (2020). piFlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo. In Livro de Resumos. São Carlos: Instituto de Física de São Carlos - IFSC. Recuperado de https://drive.google.com/file/d/1zSpq9v0UajXDmQq5rhvZXa6H1S1icuwc/view
    • NLM

      Teixeira J, Ruggiero CA, Ferreira F, Matias P. piFlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo [Internet]. Livro de Resumos. 2020 ;[citado 2024 nov. 14 ] Available from: https://drive.google.com/file/d/1zSpq9v0UajXDmQq5rhvZXa6H1S1icuwc/view
    • Vancouver

      Teixeira J, Ruggiero CA, Ferreira F, Matias P. piFlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo [Internet]. Livro de Resumos. 2020 ;[citado 2024 nov. 14 ] Available from: https://drive.google.com/file/d/1zSpq9v0UajXDmQq5rhvZXa6H1S1icuwc/view
  • Source: Book of abstracts. Conference titles: Semana Integrada do Instituto de Física de São Carlos - SIFSC. Unidade: IFSC

    Subjects: PROCESSAMENTO DE DADOS, ALGORITMOS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      TEIXEIRA, José e RUGGIERO, Carlos Antônio e MATIAS, Paulo. πFlowMR: um protótipo baseado no modelo a fluxo de dados, escalável, implementado em um cluster de FPGAs de baixo custo. 2019, Anais.. São Carlos: Universidade de São Paulo - USP, Instituto de Física de São Carlos - IFSC, 2019. . Acesso em: 14 nov. 2024.
    • APA

      Teixeira, J., Ruggiero, C. A., & Matias, P. (2019). πFlowMR: um protótipo baseado no modelo a fluxo de dados, escalável, implementado em um cluster de FPGAs de baixo custo. In Book of abstracts. São Carlos: Universidade de São Paulo - USP, Instituto de Física de São Carlos - IFSC.
    • NLM

      Teixeira J, Ruggiero CA, Matias P. πFlowMR: um protótipo baseado no modelo a fluxo de dados, escalável, implementado em um cluster de FPGAs de baixo custo. Book of abstracts. 2019 ;[citado 2024 nov. 14 ]
    • Vancouver

      Teixeira J, Ruggiero CA, Matias P. πFlowMR: um protótipo baseado no modelo a fluxo de dados, escalável, implementado em um cluster de FPGAs de baixo custo. Book of abstracts. 2019 ;[citado 2024 nov. 14 ]
  • Source: Anais. Conference titles: Simpósio de Sistemas Computacionais de Alto Desempenho - WSCAD. Unidade: IFSC

    Subjects: PROCESSAMENTO DE DADOS, ALGORITMOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA JUNIOR, J. T. e MATIAS, P. e RUGGIERO, Carlos Antônio. πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo. 2018, Anais.. São Paulo: Sociedade Brasileira de Computação - SBC, 2018. Disponível em: http://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdf. Acesso em: 14 nov. 2024.
    • APA

      Silva Junior, J. T., Matias, P., & Ruggiero, C. A. (2018). πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo. In Anais. São Paulo: Sociedade Brasileira de Computação - SBC. Recuperado de http://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdf
    • NLM

      Silva Junior JT, Matias P, Ruggiero CA. πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo [Internet]. Anais. 2018 ;[citado 2024 nov. 14 ] Available from: http://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdf
    • Vancouver

      Silva Junior JT, Matias P, Ruggiero CA. πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo [Internet]. Anais. 2018 ;[citado 2024 nov. 14 ] Available from: http://wscad.sbc.org.br/2018/anais/main-wscad-wch.pdf

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024