Restructuring the digital systems laboratory in computer engineering course (2018)
- Authors:
- USP affiliated authors: LUPPE, MAXIMILIAM - EESC ; LIMA, KOLLINS GABRIEL - EESC E ICMC
- Unidades: EESC; EESC E ICMC
- DOI: 10.5216/ijaeedu.v5i1.50482
- Subjects: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES; APRENDIZADO COMPUTACIONAL
- Language: Inglês
- Imprenta:
- Source:
- Título: International Journal on Alive Engineering Education
- ISSN: 2358-1271
- Volume/Número/Paginação/Ano: v. 5, n. 1, 2018
- Este periódico é de acesso aberto
- Este artigo é de acesso aberto
- URL de acesso aberto
- Cor do Acesso Aberto: gold
-
ABNT
LIMA, Kollins Gabriel e LUPPE, Maximiliam. Restructuring the digital systems laboratory in computer engineering course. International Journal on Alive Engineering Education, v. 5, n. 1, 2018Tradução . . Disponível em: http://dx.doi.org/10.5216/ijaeedu.v5i1.50482. Acesso em: 14 out. 2024. -
APA
Lima, K. G., & Luppe, M. (2018). Restructuring the digital systems laboratory in computer engineering course. International Journal on Alive Engineering Education, 5( 1). doi:10.5216/ijaeedu.v5i1.50482 -
NLM
Lima KG, Luppe M. Restructuring the digital systems laboratory in computer engineering course [Internet]. International Journal on Alive Engineering Education. 2018 ; 5( 1):[citado 2024 out. 14 ] Available from: http://dx.doi.org/10.5216/ijaeedu.v5i1.50482 -
Vancouver
Lima KG, Luppe M. Restructuring the digital systems laboratory in computer engineering course [Internet]. International Journal on Alive Engineering Education. 2018 ; 5( 1):[citado 2024 out. 14 ] Available from: http://dx.doi.org/10.5216/ijaeedu.v5i1.50482 - Cálculo de histograma em FPGA para processamento de imagens em tempo real
- Desenvolvimento de um processador pipeline dedicado para extração de bordas em tempo real
- Implementação e aplicação de opencores de MCU da família PIC16 em FPGA
- Arquitetura em FPGA para o cálculo da transformada de distância genérica em tempo real
- Estudo e análise de custo/desempenho de núcleos de microcontroladores 8051 para instrumentação e sistemas embarcados
- Aerial image mosaics construction using heterogeneous computing for agricultural applications
- Analisador lógico para análise on-chip de sistemas digitais implementados em FPGA
- Estudo da implementação de opencores de microcontroladores PIC em FPGA
- Controlador de LCD gráfico de baixo custo para sistemas embarcados
- Fractal dimension based on Minkowski-Bouligand method using exponential dilations
Informações sobre o DOI: 10.5216/ijaeedu.v5i1.50482 (Fonte: oaDOI API)
Download do texto completo
Tipo | Nome | Link | |
---|---|---|---|
sysno3186190_artigo 02.pd... | Direct link |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas