A hardware/software codesign framework for vision-based ADAS (2016)
- Authors:
- Autor USP: MARQUES, EDUARDO - ICMC
- Unidade: ICMC
- DOI: 10.1109/FPL.2016.7577393
- Subjects: SISTEMAS EMBUTIDOS; COMPUTAÇÃO EVOLUTIVA; ROBÓTICA
- Keywords: ADAS; Hardware Software Codesign; FPGA; Arquiteturas reconfiguráveis
- Language: Português
- Imprenta:
- Publisher: Universidade de Aveiro – DETI / Instituto de Telecomunicações
- Publisher place: Aveiro, Portugal
- Date published: 2016
- Source:
- Título: Actas
- Conference titles: Jornadas sobre Sistemas Reconfiguráveis - REC'2016
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
MARTINEZ, Leandro A. e HOLANDA, José A. M. e MARQUES, Eduardo. A hardware/software codesign framework for vision-based ADAS. 2016, Anais.. Aveiro, Portugal: Universidade de Aveiro – DETI / Instituto de Telecomunicações, 2016. Disponível em: https://doi.org/10.1109/FPL.2016.7577393. Acesso em: 07 out. 2024. -
APA
Martinez, L. A., Holanda, J. A. M., & Marques, E. (2016). A hardware/software codesign framework for vision-based ADAS. In Actas. Aveiro, Portugal: Universidade de Aveiro – DETI / Instituto de Telecomunicações. doi:10.1109/FPL.2016.7577393 -
NLM
Martinez LA, Holanda JAM, Marques E. A hardware/software codesign framework for vision-based ADAS [Internet]. Actas. 2016 ;[citado 2024 out. 07 ] Available from: https://doi.org/10.1109/FPL.2016.7577393 -
Vancouver
Martinez LA, Holanda JAM, Marques E. A hardware/software codesign framework for vision-based ADAS [Internet]. Actas. 2016 ;[citado 2024 out. 07 ] Available from: https://doi.org/10.1109/FPL.2016.7577393 - Jato de tinta tem boa impressao em cores
- Travelmate 6.020 tem bom desempenho, mas e caro
- Implementacao de uma unidade central de processamento (ucp) utilizando-se metodologias avancadas para projeto de hardware
- Projeto de uma rede local de computadores de alta velocidade
- Implementação de um monitor para o kitlasd, baseado no microprocessador intel
- Um sistema em desenvolvimento de mapeamento e localização simultâneos usando multi-câmeras para robôs móveis
- Uma metodologia para análise de desempenho em códigos executados no processador Nios II
- Processador duplo gera boa performance
- Implementação do barramento on-chip AMBA baseada em computação reconfigurável
- A special-purpose language for implementing pipelined FPGA-based accelerators
Informações sobre o DOI: 10.1109/FPL.2016.7577393 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas