PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA (2016)
- Authors:
- Autor USP: SILVA JúNIOR, JOSé TEIXEIRA DA - IFSC
- Unidade: IFSC
- Sigla do Departamento: FCM
- Subjects: FÍSICA COMPUTACIONAL; PROTOTIPAÇÃO DE SOFTWARE; PROCESSAMENTO DE DADOS; ANÁLISE DE DADOS
- Keywords: Bluespec; Dataflow; FPGA; PIFLOW; Protótipo; Prototype
- Language: Português
- Abstract: Esse trabalho tem por objetivo descrever o desenvolvimento e os atuais resultados do protótipo dataflow PIFLOW, um processador baseado no modelo de dataflow dinâmico, inspirado na Maquina Dataflow de Manchester e desenvolvido no Instituto de Física de São Carlos, da Universidade de São Paulo. Esse protótipo foi capaz de oferecer speedups muito próximos do ideal, a partir de programas que possuem grande grau de paralelismo, apresentando o grande potencial deste modelo - já bastante estudado no decorrer das últimas décadas - em oferecer desempenho superior ao de processadores sequenciais comerciais modernos
- Imprenta:
- Publisher place: São Carlos
- Date published: 2016
- Data da defesa: 18.02.2016
-
ABNT
SILVA JÚNIOR, José Teixeira da. PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA. 2016. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2016. Disponível em: http://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/. Acesso em: 24 fev. 2026. -
APA
Silva Júnior, J. T. da. (2016). PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/ -
NLM
Silva Júnior JT da. PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA [Internet]. 2016 ;[citado 2026 fev. 24 ] Available from: http://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/ -
Vancouver
Silva Júnior JT da. PIFLOW - projeto, simulação e implementação de um protótipo dataflow em FPGA [Internet]. 2016 ;[citado 2026 fev. 24 ] Available from: http://www.teses.usp.br/teses/disponiveis/76/76132/tde-15042016-164225/ - piFlowMR - Uma nova arquitetura a fluxo de dados dinâmico, escalável e com múltiplos anéis, implementada em um cluster de FPGAs de baixo custo
- πFlowMR: um protótipo baseado no modelo a fluxo de dados, escalável, implementado em um cluster de FPGAs de baixo custo
- πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
- FlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo
- piFlowMR: um protótipo baseado no modelo a fluxo de dados dinâmico, escalável, implementado em um cluster de FPGAs de baixo custo
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas