Arquiteturas a fluxo de dados e processamento de sinais (1994)
- Authors:
- USP affiliated authors: RUGGIERO, CARLOS ANTONIO - IFQSC ; GARCIA NETO, ALVARO - IFQSC
- Unidade: IFQSC
- Subjects: SIMULAÇÃO; ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES
- Language: Português
- Imprenta:
- Publisher place: Sao Carlos
- Date published: 1994
- Source:
- Título: Anais
- Conference titles: Workshop sobre Computacao de Alto Desempenho para Processamento de Sinais
-
ABNT
CAVENAGHI, M A e GARCIA NETO, Alvaro e RUGGIERO, Carlos Antônio. Arquiteturas a fluxo de dados e processamento de sinais. 1994, Anais.. Sao Carlos: , Universidade de São Paulo, 1994. . Acesso em: 27 jan. 2026. -
APA
Cavenaghi, M. A., Garcia Neto, A., & Ruggiero, C. A. (1994). Arquiteturas a fluxo de dados e processamento de sinais. In Anais. Sao Carlos: , Universidade de São Paulo. -
NLM
Cavenaghi MA, Garcia Neto A, Ruggiero CA. Arquiteturas a fluxo de dados e processamento de sinais. Anais. 1994 ;[citado 2026 jan. 27 ] -
Vancouver
Cavenaghi MA, Garcia Neto A, Ruggiero CA. Arquiteturas a fluxo de dados e processamento de sinais. Anais. 1994 ;[citado 2026 jan. 27 ] - Proto-architecture of wolf, a dataflow supercomputer
- πFlowMR: um protótipo dataflow escalável, implementado em um cluster de FPGAs de baixo custo
- Reducao de bits de emparelhamento de maquina de fluxo de dados de manchester
- Análise de transmissão e recepção de som e imagem em redes avançadas baseadas em IP
- Proposta e simulacao de uma arquitetura dataflow hibrida
- Protótipo dataflow implementado em FPGA
- Protótipo dataflow em FPGA
- Redes de comunicação eletrônica
- Desenvolvimento de um kit de programas para grids computacionais científicos
- Comportamento de fluxos IP na rede local do IFSC
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas