Assuntos: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, SISTEMAS EMBUTIDOS
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
ABNT
PENTEADO, Cesar Giacomini. Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos. 2010. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2010. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/. Acesso em: 19 jul. 2024.APA
Penteado, C. G. (2010). Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/NLM
Penteado CG. Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos [Internet]. 2010 ;[citado 2024 jul. 19 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/Vancouver
Penteado CG. Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos [Internet]. 2010 ;[citado 2024 jul. 19 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/