Filtros : "CIRCUITOS INTEGRADOS MOS" Limpar

Filtros



Refine with date range

Vocabulário Controlado do SIBiUSP


  • Source: Proceedings. Conference titles: Conference on Telecommunications. Unidade: EESC

    Subjects: CIRCUITOS INTEGRADOS MOS, CÉLULAS SOLARES, SEMICONDUTORES

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      GONÇALVES, Luis Miguel Valente; RIBEIRO, João Filipe; CARMO, João Paulo Pereira do. Maximum power point tracking CMOS circuit to connect a solar cell into a solid-state battery. Anais.. Aveiro, Portugal: Universidade de Aveiro, 2015.
    • APA

      Gonçalves, L. M. V., Ribeiro, J. F., & Carmo, J. P. P. do. (2015). Maximum power point tracking CMOS circuit to connect a solar cell into a solid-state battery. In Proceedings. Aveiro, Portugal: Universidade de Aveiro.
    • NLM

      Gonçalves LMV, Ribeiro JF, Carmo JPP do. Maximum power point tracking CMOS circuit to connect a solar cell into a solid-state battery. Proceedings. 2015 ;
    • Vancouver

      Gonçalves LMV, Ribeiro JF, Carmo JPP do. Maximum power point tracking CMOS circuit to connect a solar cell into a solid-state battery. Proceedings. 2015 ;
  • Conference titles: Simpósio Internacional de Iniciação Científica da Universidade de São Paulo - SIICUSP. Unidade: EESC

    Subjects: ALGORITMOS, CIRCUITOS INTEGRADOS MOS, OSCILADORES (OTIMIZAÇÃO)

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      TARDELLI, João Alberto Baccarin Robles; SOARES JUNIOR, João Navarro. Otimização de osciladores MOS por algoritmos meta-heurísticos. Anais.. São Paulo, SP: Pró-Reitoria de Pesquisa/USP, 2014.Disponível em: .
    • APA

      Tardelli, J. A. B. R., & Soares Junior, J. N. (2014). Otimização de osciladores MOS por algoritmos meta-heurísticos. In . São Paulo, SP: Pró-Reitoria de Pesquisa/USP. Recuperado de https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=2340&numeroEdicao=22&print=S
    • NLM

      Tardelli JABR, Soares Junior JN. Otimização de osciladores MOS por algoritmos meta-heurísticos [Internet]. 2014 ;Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=2340&numeroEdicao=22&print=S
    • Vancouver

      Tardelli JABR, Soares Junior JN. Otimização de osciladores MOS por algoritmos meta-heurísticos [Internet]. 2014 ;Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=2340&numeroEdicao=22&print=S
  • Unidade: EESC

    Assunto: CIRCUITOS INTEGRADOS MOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SASSI, André Berti; SOARES JÚNIOR, João Navarro. Projeto de uma ULA de inteiros e de baixo consumo em tecnologia CMOS. 2013.Universidade de São Paulo, São Carlos, 2013. Disponível em: < http://www.teses.usp.br/teses/disponiveis/18/18155/tde-26082013-133826/pt-br.php >.
    • APA

      Sassi, A. B., & Soares Júnior, J. N. (2013). Projeto de uma ULA de inteiros e de baixo consumo em tecnologia CMOS. Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/18/18155/tde-26082013-133826/pt-br.php
    • NLM

      Sassi AB, Soares Júnior JN. Projeto de uma ULA de inteiros e de baixo consumo em tecnologia CMOS [Internet]. 2013 ;Available from: http://www.teses.usp.br/teses/disponiveis/18/18155/tde-26082013-133826/pt-br.php
    • Vancouver

      Sassi AB, Soares Júnior JN. Projeto de uma ULA de inteiros e de baixo consumo em tecnologia CMOS [Internet]. 2013 ;Available from: http://www.teses.usp.br/teses/disponiveis/18/18155/tde-26082013-133826/pt-br.php
  • Unidade: EP

    Subjects: MEMÓRIA RAM, CIRCUITOS INTEGRADOS MOS, MICROELETRÔNICA, TRANSISTORES, ENCAPSULAMENTO ELETRÔNICO

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      ALMEIDA, Luciano Mendes; MARTINO, João Antonio. Estudo de célula de memória dinâmica de apenas um transistor SOI de óxido enterrado ultrafino. 2012.Universidade de São Paulo, São Paulo, 2012. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-18072013-144946/pt-br.php >.
    • APA

      Almeida, L. M., & Martino, J. A. (2012). Estudo de célula de memória dinâmica de apenas um transistor SOI de óxido enterrado ultrafino. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-18072013-144946/pt-br.php
    • NLM

      Almeida LM, Martino JA. Estudo de célula de memória dinâmica de apenas um transistor SOI de óxido enterrado ultrafino [Internet]. 2012 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-18072013-144946/pt-br.php
    • Vancouver

      Almeida LM, Martino JA. Estudo de célula de memória dinâmica de apenas um transistor SOI de óxido enterrado ultrafino [Internet]. 2012 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-18072013-144946/pt-br.php
  • Unidade: EP

    Subjects: CIRCUITOS INTEGRADOS MOS, ANTENAS, RADAR

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      OLIVEIRA, Alexandre Maniçoba de; JUSTO FILHO, João Francisco. Sistema transmissor CMOS de Radar UWB por varredura eletrônica com arranjo de antenas Vivaldi. 2012.Universidade de São Paulo, São Paulo, 2012. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-19072013-104922/pt-br.php >.
    • APA

      Oliveira, A. M. de, & Justo Filho, J. F. (2012). Sistema transmissor CMOS de Radar UWB por varredura eletrônica com arranjo de antenas Vivaldi. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-19072013-104922/pt-br.php
    • NLM

      Oliveira AM de, Justo Filho JF. Sistema transmissor CMOS de Radar UWB por varredura eletrônica com arranjo de antenas Vivaldi [Internet]. 2012 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-19072013-104922/pt-br.php
    • Vancouver

      Oliveira AM de, Justo Filho JF. Sistema transmissor CMOS de Radar UWB por varredura eletrônica com arranjo de antenas Vivaldi [Internet]. 2012 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-19072013-104922/pt-br.php
  • Unidade: EESC

    Subjects: TELECOMUNICAÇÕES, CIRCUITOS INTEGRADOS MOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      GUERREIRO, Gabriel Rebello; SOARES JÚNIOR, João Navarro. Projeto de indutores ativos para RF. 2011.Universidade de São Paulo, São Carlos, 2011. Disponível em: < http://www.teses.usp.br/teses/disponiveis/18/18155/tde-14022012-093949/pt-br.php >.
    • APA

      Guerreiro, G. R., & Soares Júnior, J. N. (2011). Projeto de indutores ativos para RF. Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/18/18155/tde-14022012-093949/pt-br.php
    • NLM

      Guerreiro GR, Soares Júnior JN. Projeto de indutores ativos para RF [Internet]. 2011 ;Available from: http://www.teses.usp.br/teses/disponiveis/18/18155/tde-14022012-093949/pt-br.php
    • Vancouver

      Guerreiro GR, Soares Júnior JN. Projeto de indutores ativos para RF [Internet]. 2011 ;Available from: http://www.teses.usp.br/teses/disponiveis/18/18155/tde-14022012-093949/pt-br.php
  • Conference titles: IEEE International Symposium of Circuits and Systems - ISCAS. Unidade: EESC

    Subjects: CIRCUITOS INTEGRADOS MOS, CIRCUITOS ELETRÔNICOS

    Acesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SOARES JÚNIOR, João Navarro; ISHIBE, Eder Issao. A simple CMOS bandgap reference circuit with sub-1-V operation. Anais.. Piscataway, NJ: IEEE, 2011.Disponível em: DOI: 10.1109/ISCAS.2011.5938059.
    • APA

      Soares Júnior, J. N., & Ishibe, E. I. (2011). A simple CMOS bandgap reference circuit with sub-1-V operation. In . Piscataway, NJ: IEEE. doi:10.1109/ISCAS.2011.5938059
    • NLM

      Soares Júnior JN, Ishibe EI. A simple CMOS bandgap reference circuit with sub-1-V operation [Internet]. 2011 ;Available from: http://dx.doi.org/10.1109/ISCAS.2011.5938059
    • Vancouver

      Soares Júnior JN, Ishibe EI. A simple CMOS bandgap reference circuit with sub-1-V operation [Internet]. 2011 ;Available from: http://dx.doi.org/10.1109/ISCAS.2011.5938059
  • Unidade: EP

    Subjects: MICROELETRÔNICA, CIRCUITOS INTEGRADOS MOS, OSCILADORES

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CABRERA SALAS, Dwight José; VALE NETO, José Vieira do. Automação e otimização do projeto de um oscilador controlável por tensão para aplicações em rádio frequência. 2010.Universidade de São Paulo, São Paulo, 2010. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-21122010-132451/?&lang=pt-br >.
    • APA

      Cabrera Salas, D. J., & Vale Neto, J. V. do. (2010). Automação e otimização do projeto de um oscilador controlável por tensão para aplicações em rádio frequência. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-21122010-132451/?&lang=pt-br
    • NLM

      Cabrera Salas DJ, Vale Neto JV do. Automação e otimização do projeto de um oscilador controlável por tensão para aplicações em rádio frequência [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-21122010-132451/?&lang=pt-br
    • Vancouver

      Cabrera Salas DJ, Vale Neto JV do. Automação e otimização do projeto de um oscilador controlável por tensão para aplicações em rádio frequência [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-21122010-132451/?&lang=pt-br
  • Unidade: EP

    Subjects: TRANSISTORES, CIRCUITOS INTEGRADOS MOS, MICROELETRÔNICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SANTOS, Sara Dereste dos; MARTINO, João Antonio. Influência da tensão mecânica (strain) no abaixamento de barreira induzido pelo dreno (DIBL) em FinFETs de porta tripla. 2010.Universidade de São Paulo, São Paulo, 2010. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12082010-124643/ >.
    • APA

      Santos, S. D. dos, & Martino, J. A. (2010). Influência da tensão mecânica (strain) no abaixamento de barreira induzido pelo dreno (DIBL) em FinFETs de porta tripla. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12082010-124643/
    • NLM

      Santos SD dos, Martino JA. Influência da tensão mecânica (strain) no abaixamento de barreira induzido pelo dreno (DIBL) em FinFETs de porta tripla [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12082010-124643/
    • Vancouver

      Santos SD dos, Martino JA. Influência da tensão mecânica (strain) no abaixamento de barreira induzido pelo dreno (DIBL) em FinFETs de porta tripla [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12082010-124643/
  • Unidade: EP

    Assunto: CIRCUITOS INTEGRADOS MOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CABRERA RIAÑO, Fabián Leonardo; VAN NOIJE, Wilhelmus Adrianus Maria. Projeto de um sintetizador de frequência multipadrão em tecnologia CMOS. 2010.Universidade de São Paulo, São Paulo, 2010. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-03082016-093521/pt-br.php >.
    • APA

      Cabrera Riaño, F. L., & Van Noije, W. A. M. (2010). Projeto de um sintetizador de frequência multipadrão em tecnologia CMOS. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-03082016-093521/pt-br.php
    • NLM

      Cabrera Riaño FL, Van Noije WAM. Projeto de um sintetizador de frequência multipadrão em tecnologia CMOS [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-03082016-093521/pt-br.php
    • Vancouver

      Cabrera Riaño FL, Van Noije WAM. Projeto de um sintetizador de frequência multipadrão em tecnologia CMOS [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-03082016-093521/pt-br.php
  • Unidade: EP

    Subjects: NEURÔNIOS, CIRCUITOS INTEGRADOS MOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SALDAÑA PUMARICA, Julio César; DEL MORAL HERNANDEZ, Emilio. Projeto de modelos neurais pulsados em CMOS. 2010.Universidade de São Paulo, São Paulo, 2010. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3142/tde-01032011-115940/?&lang=pt-br >.
    • APA

      Saldaña Pumarica, J. C., & Del Moral Hernandez, E. (2010). Projeto de modelos neurais pulsados em CMOS. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3142/tde-01032011-115940/?&lang=pt-br
    • NLM

      Saldaña Pumarica JC, Del Moral Hernandez E. Projeto de modelos neurais pulsados em CMOS [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-01032011-115940/?&lang=pt-br
    • Vancouver

      Saldaña Pumarica JC, Del Moral Hernandez E. Projeto de modelos neurais pulsados em CMOS [Internet]. 2010 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-01032011-115940/?&lang=pt-br
  • Unidade: EP

    Subjects: TRANSISTORES, CIRCUITOS INTEGRADOS MOS, MICROELETRÔNICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      NICOLETTI, Talitha; MARTINO, João Antonio. Estudo da resistência série de fonte e dreno de transistores SOI FinFETs de porta tripla e com canal tensionado. 2009.Universidade de São Paulo, São Paulo, 2009. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22042010-152153/ >.
    • APA

      Nicoletti, T., & Martino, J. A. (2009). Estudo da resistência série de fonte e dreno de transistores SOI FinFETs de porta tripla e com canal tensionado. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22042010-152153/
    • NLM

      Nicoletti T, Martino JA. Estudo da resistência série de fonte e dreno de transistores SOI FinFETs de porta tripla e com canal tensionado [Internet]. 2009 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22042010-152153/
    • Vancouver

      Nicoletti T, Martino JA. Estudo da resistência série de fonte e dreno de transistores SOI FinFETs de porta tripla e com canal tensionado [Internet]. 2009 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22042010-152153/
  • Unidade: EP

    Subjects: MICROELETRÔNICA, CIRCUITOS INTEGRADOS MOS, TRANSISTORES (MODELAGEM), CIRCUITOS ANALÓGICOS, DISPOSITIVOS ELETRÔNICOS, MEDIDAS ELÉTRICAS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      AMARO, Jefferson Oliveira; MARTINO, João Antonio. Análise dos parâmetros analógicos do dispositivo SOI DTMOS. 2009.Universidade de São Paulo, São Paulo, 2009. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-20072009-172635/ >.
    • APA

      Amaro, J. O., & Martino, J. A. (2009). Análise dos parâmetros analógicos do dispositivo SOI DTMOS. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-20072009-172635/
    • NLM

      Amaro JO, Martino JA. Análise dos parâmetros analógicos do dispositivo SOI DTMOS [Internet]. 2009 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-20072009-172635/
    • Vancouver

      Amaro JO, Martino JA. Análise dos parâmetros analógicos do dispositivo SOI DTMOS [Internet]. 2009 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-20072009-172635/
  • Unidade: EP

    Subjects: CIRCUITOS INTEGRADOS MOS, SINTETIZADOR, TELECOMUNICAÇÕES, SISTEMA DE TRANSMISSÃO DE SINAIS DE RÁDIO

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SANTOS, Sérgio de Almeida; SOARES JUNIOR, João Navarro. Sintetizador de freqüências de 2,4 GHz em CMOS, 0,35µm para aplicações em ZigBee. 2008.Universidade de São Paulo, São Paulo, 2008. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11112008-103111/ >.
    • APA

      Santos, S. de A., & Soares Junior, J. N. (2008). Sintetizador de freqüências de 2,4 GHz em CMOS, 0,35µm para aplicações em ZigBee. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11112008-103111/
    • NLM

      Santos S de A, Soares Junior JN. Sintetizador de freqüências de 2,4 GHz em CMOS, 0,35µm para aplicações em ZigBee [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11112008-103111/
    • Vancouver

      Santos S de A, Soares Junior JN. Sintetizador de freqüências de 2,4 GHz em CMOS, 0,35µm para aplicações em ZigBee [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11112008-103111/
  • Source: Resumos. Conference titles: Simpósio Internacional de Iniciação Científica da Universidade de São Paulo. Unidade: EESC

    Subjects: MICROELETRÔNICA, CIRCUITOS INTEGRADOS MOS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CALDERARO, Felipe Boteon; SOARES JÚNIOR, João Navarro. Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade. Anais.. São Paulo: USP, 2008.
    • APA

      Calderaro, F. B., & Soares Júnior, J. N. (2008). Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade. In Resumos. São Paulo: USP.
    • NLM

      Calderaro FB, Soares Júnior JN. Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade. Resumos. 2008 ;
    • Vancouver

      Calderaro FB, Soares Júnior JN. Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade. Resumos. 2008 ;
  • Source: SBRT´08: anais.. Conference titles: Simpósio Brasileiro de Telecomunicações. Unidade: EP

    Subjects: PROCESSAMENTO DIGITAL DE VOZ, CIRCUITOS INTEGRADOS MOS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      ZEGARRA RODRIGUEZ, Demóstenes; ARJONA RAMÍREZ, Miguel. Determinação do comportamento de codificadores em diferentes condições de rede em um cenário experimental. Anais.. Rio de Janeiro: SBrT, 2008.
    • APA

      Zegarra Rodriguez, D., & Arjona Ramírez, M. (2008). Determinação do comportamento de codificadores em diferentes condições de rede em um cenário experimental. In SBRT´08: anais.. Rio de Janeiro: SBrT.
    • NLM

      Zegarra Rodriguez D, Arjona Ramírez M. Determinação do comportamento de codificadores em diferentes condições de rede em um cenário experimental. SBRT´08: anais. 2008 ;
    • Vancouver

      Zegarra Rodriguez D, Arjona Ramírez M. Determinação do comportamento de codificadores em diferentes condições de rede em um cenário experimental. SBRT´08: anais. 2008 ;
  • Unidade: EP

    Assunto: CIRCUITOS INTEGRADOS MOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      TREVISAN, Paulo Heringer; VAN NOIJE, Wilhelmus Adrianus Maria. Projeto de um amplificador de baixo ruído em CMOS considerando o ruído e a potência. 2008.Universidade de São Paulo, São Paulo, 2008. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-10122008-104246/ >.
    • APA

      Trevisan, P. H., & Van Noije, W. A. M. (2008). Projeto de um amplificador de baixo ruído em CMOS considerando o ruído e a potência. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-10122008-104246/
    • NLM

      Trevisan PH, Van Noije WAM. Projeto de um amplificador de baixo ruído em CMOS considerando o ruído e a potência [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-10122008-104246/
    • Vancouver

      Trevisan PH, Van Noije WAM. Projeto de um amplificador de baixo ruído em CMOS considerando o ruído e a potência [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-10122008-104246/
  • Unidade: EP

    Subjects: CIRCUITOS INTEGRADOS MOS, ELETROQUÍMICA, MICROELETRÔNICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SCAFF, Robson; SANTOS FILHO, Sebastião Gomes dos. Caracterização elétrica de dispositivos tipo ISFET com estrutura Si/Si'O IND.2'/'Si IND.3''N IND.4' para medição de pH utilizando pseudoeletrodos de Pt, Ag e Au. 2008.Universidade de São Paulo, São Paulo, 2008. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102008-142910/ >.
    • APA

      Scaff, R., & Santos Filho, S. G. dos. (2008). Caracterização elétrica de dispositivos tipo ISFET com estrutura Si/Si'O IND.2'/'Si IND.3''N IND.4' para medição de pH utilizando pseudoeletrodos de Pt, Ag e Au. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102008-142910/
    • NLM

      Scaff R, Santos Filho SG dos. Caracterização elétrica de dispositivos tipo ISFET com estrutura Si/Si'O IND.2'/'Si IND.3''N IND.4' para medição de pH utilizando pseudoeletrodos de Pt, Ag e Au [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102008-142910/
    • Vancouver

      Scaff R, Santos Filho SG dos. Caracterização elétrica de dispositivos tipo ISFET com estrutura Si/Si'O IND.2'/'Si IND.3''N IND.4' para medição de pH utilizando pseudoeletrodos de Pt, Ag e Au [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-01102008-142910/
  • Unidade: EP

    Subjects: CIRCUITOS INTEGRADOS MOS, MICROELETRÔNICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      AGOPIAN, Paula Ghedini Der; MARTINO, João Antonio. Estudo do efeito de elevação atípica da transcondutância na região linear de polarização em dispositivos SOI nMOSFETs ultra-submicrométricos. 2008.Universidade de São Paulo, São Paulo, 2008. Disponível em: < http://www.teses.usp.br/teses/disponiveis/3/3140/tde-09022009-190025/ >.
    • APA

      Agopian, P. G. D., & Martino, J. A. (2008). Estudo do efeito de elevação atípica da transcondutância na região linear de polarização em dispositivos SOI nMOSFETs ultra-submicrométricos. Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-09022009-190025/
    • NLM

      Agopian PGD, Martino JA. Estudo do efeito de elevação atípica da transcondutância na região linear de polarização em dispositivos SOI nMOSFETs ultra-submicrométricos [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-09022009-190025/
    • Vancouver

      Agopian PGD, Martino JA. Estudo do efeito de elevação atípica da transcondutância na região linear de polarização em dispositivos SOI nMOSFETs ultra-submicrométricos [Internet]. 2008 ;Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-09022009-190025/
  • Conference titles: IEEE International Symposium on Circuits and Systems. Unidades: EESC, EP

    Subjects: CIRCUITOS ELETRÔNICOS, CIRCUITOS INTEGRADOS MOS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MIRANDA, Fernando Pedro Henriques de; SOARES JUNIOR, João Navarro; VAN NOIJE, Wilhelmus Adrianus Maria. A 4.1 GHz dual modulus prescaler using the E-TSPC technique and double data throughput structures. Anais.. New Orleans: IEEE, 2007.
    • APA

      Miranda, F. P. H. de, Soares Junior, J. N., & Van Noije, W. A. M. (2007). A 4.1 GHz dual modulus prescaler using the E-TSPC technique and double data throughput structures. In . New Orleans: IEEE.
    • NLM

      Miranda FPH de, Soares Junior JN, Van Noije WAM. A 4.1 GHz dual modulus prescaler using the E-TSPC technique and double data throughput structures. 2007 ;
    • Vancouver

      Miranda FPH de, Soares Junior JN, Van Noije WAM. A 4.1 GHz dual modulus prescaler using the E-TSPC technique and double data throughput structures. 2007 ;

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2021