Efficient representations of row-sorted 1-variant matrices for parallel string applications (2007)
- Authors:
- Autor USP: SONG, SIANG WUN - IME
- Unidade: IME
- DOI: 10.1007/978-3-540-72905-1_6
- Assunto: PROGRAMAÇÃO PARALELA
- Keywords: row-sorted 1-variant matrices; data structure; parallel algorithms; longest common subsequence; all-substring longest common subsequence
- Agências de fomento:
- Language: Inglês
- Imprenta:
- Source:
- Título: Proceedings
- Conference titles: International Conference on Algorithms and Architectures for Parallel Processing - ICA3PP
- Este periódico é de acesso aberto
- Este artigo NÃO é de acesso aberto
-
ABNT
ALVES, Carlos Eduardo Rodrigues e CÁCERES, Edson Norberto e SONG, Siang Wun. Efficient representations of row-sorted 1-variant matrices for parallel string applications. 2007, Anais.. Berlin: Springer, 2007. Disponível em: https://doi.org/10.1007/978-3-540-72905-1_6. Acesso em: 23 jan. 2026. -
APA
Alves, C. E. R., Cáceres, E. N., & Song, S. W. (2007). Efficient representations of row-sorted 1-variant matrices for parallel string applications. In Proceedings. Berlin: Springer. doi:10.1007/978-3-540-72905-1_6 -
NLM
Alves CER, Cáceres EN, Song SW. Efficient representations of row-sorted 1-variant matrices for parallel string applications [Internet]. Proceedings. 2007 ;[citado 2026 jan. 23 ] Available from: https://doi.org/10.1007/978-3-540-72905-1_6 -
Vancouver
Alves CER, Cáceres EN, Song SW. Efficient representations of row-sorted 1-variant matrices for parallel string applications [Internet]. Proceedings. 2007 ;[citado 2026 jan. 23 ] Available from: https://doi.org/10.1007/978-3-540-72905-1_6 - Efficient parallel graph algorithms for coarse grained multicomputers and BSP
- Efficient two-dimensional parallel pattern matching with scaling
- Real time systolic algorithm for one-the-fly hidden surface removal
- Resultados recentes para encolhimento de ciclos em malhas encaixadas
- Algoritmo de multiplicação de matrizes para implementação em VLSI
- Disposicoes compactas de arvores no plano
- Complexidade de e/s e projetos optimais de dispositivos para ordenação
- Highly configurable architecture for powerful processors
- Efficient embeddings into the hypercube using matrix transformations
- Performance results of running parallel applications on the InteGrade
Informações sobre o DOI: 10.1007/978-3-540-72905-1_6 (Fonte: oaDOI API)
Download do texto completo
| Tipo | Nome | Link | |
|---|---|---|---|
| 3036513.pdf |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
