A clustering-based approach for exploring sequences of compiler optimizations (2014)
- Authors:
- USP affiliated authors: DELBEM, ALEXANDRE CLÁUDIO BOTAZZO - ICMC ; MARQUES, EDUARDO - ICMC
- Unidade: ICMC
- DOI: 10.1109/CEC.2014.6900634
- Subjects: SISTEMAS EMBUTIDOS; COMPUTAÇÃO EVOLUTIVA; ROBÓTICA; ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES
- Language: Inglês
- Imprenta:
- Publisher: IEEE
- Publisher place: Piscataway
- Date published: 2014
- ISBN: 9781479914883
- Source:
- Título: Proceedings
- Conference titles: IEEE Congress on Evolutionary Computation - CEC 2014
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
MARTINS, Luiz G. A et al. A clustering-based approach for exploring sequences of compiler optimizations. 2014, Anais.. Piscataway: IEEE, 2014. Disponível em: https://doi.org/10.1109/CEC.2014.6900634. Acesso em: 02 out. 2024. -
APA
Martins, L. G. A., Nobre, R., Delbem, A. C. B., Marques, E., & Cardoso, J. M. P. (2014). A clustering-based approach for exploring sequences of compiler optimizations. In Proceedings. Piscataway: IEEE. doi:10.1109/CEC.2014.6900634 -
NLM
Martins LGA, Nobre R, Delbem ACB, Marques E, Cardoso JMP. A clustering-based approach for exploring sequences of compiler optimizations [Internet]. Proceedings. 2014 ;[citado 2024 out. 02 ] Available from: https://doi.org/10.1109/CEC.2014.6900634 -
Vancouver
Martins LGA, Nobre R, Delbem ACB, Marques E, Cardoso JMP. A clustering-based approach for exploring sequences of compiler optimizations [Internet]. Proceedings. 2014 ;[citado 2024 out. 02 ] Available from: https://doi.org/10.1109/CEC.2014.6900634 - Clustering-based selection for the exploration of compiler optimization sequences
- Exploration of compiler optimization sequences using clustering-based selection
- Spanning forests in constant time using FPGAS applied to network design problems
- Projeto de um subsistema de comunicação para aplicações em tempo real
- Requisitos de hardware para processamento a fluxo de dados distribuidos
- Design of the matching unit of a massively parallel dataflow computing systems
- Projeto de uma rede local de computadores de alta velocidade
- Implementação do método de campos potenciais para navegação de robôs móveis baseada em computação reconfigurável. (cdrom)
- Metodologia para implementação de controladores PID em FPGAs
- Um novo paradigma para o ensino de hardware - hardware básico e lógica digital
Informações sobre o DOI: 10.1109/CEC.2014.6900634 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas