Exportar registro bibliográfico

Estudo e desenvolvimento de blocos para processamento hardwired em aparelhos de auxílio auditivo com DSP (2013)

  • Authors:
  • Autor USP: CARVALHO, DIONÍSIO DE - EESC
  • Unidade: EESC
  • Sigla do Departamento: SEL
  • Subjects: APARELHO DE AMPLIFICAÇÃO SONORA INDIVIDUAL; MICROELETRÔNICA; DESENVOLVIMENTO DE MICROPROCESSADORES; PROCESSAMENTO DIGITAL DE SINAIS
  • Language: Português
  • Abstract: A vida de milhões de pessoas é afetada por problemas de deficiência auditiva, incapacitando-as de ouvirem os sons naturalmente. O uso de aparelhos de auxílio auditivo minimiza o efeito das deficiências, pois possibilita tratamento dos sinais auditivos através de sofisticados algoritmos que eliminam ruídos e amplificam os sinais de interesse. Este trabalho propõem a especificação de um sistema integrado, otimizado em termos de consumo de potência, para realizar o processamento de sinais digitais em aparelhos de auxílio auditivo digital. Foram desenvolvidos dois blocos para processamento hardwired, que substituem o processamento realizado por software, cuja finalidade é filtrar os sinais sonoros digitalizados com menor consumo. Um dos blocos, um filtro FIR de até 128 coeficientes, pode ser utilizado como filtro do tipo passa baixa ou passa altas frequências. O outro bloco, para executar o algoritmo ALE, é utilizado para eliminar ruídos periódicos. Os blocos desenvolvidos e implementados foram compilados e simulados para comprovar a funcionalidade. Os resultados das simulações mostraram que eles atendem as especificações de funcionalidade. Os blocos foram também sintetizados em uma tecnologia CMOS de 0,35 'mü'm, três níveis de metal, para assim se ter as estimativas de área do circuito e dc consumo de potência. A área do layout final foi de 14 'MM POT.2'. O consumo de potência estimado é de 0,30 mW para frequência de clock de 300 kHz (o que permite que um filtro FTR processe uma amostra a cada 240 'mü's, no pior caso, e o ALE, uma a cada 36 'mü's), e de 5,06 mW para frequência de clock de 5,0 MHz (filtro FTR processa uma amostra a cada 14,4 'mü's e o ALE, uma a cada 2,2 'mü's). As estimativas de consumo foram feitas considerando os dois blocos operando simultaneamente e com tensão de alimentação de 1,8 V. Para todo o sistema integrado proposto, obtive-se, com um cenário específico,o consumo de potência de 1,1 mW, considerando dois Filtros Configuráveis, um Filtro ALE e um DSP
  • Imprenta:
  • Data da defesa: 22.11.2013
  • Acesso à fonte
    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas

    • ABNT

      CARVALHO, Dionísio de. Estudo e desenvolvimento de blocos para processamento hardwired em aparelhos de auxílio auditivo com DSP. 2013. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2013. Disponível em: http://www.teses.usp.br/teses/disponiveis/18/18155/tde-17012014-091429/. Acesso em: 23 abr. 2024.
    • APA

      Carvalho, D. de. (2013). Estudo e desenvolvimento de blocos para processamento hardwired em aparelhos de auxílio auditivo com DSP (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/18/18155/tde-17012014-091429/
    • NLM

      Carvalho D de. Estudo e desenvolvimento de blocos para processamento hardwired em aparelhos de auxílio auditivo com DSP [Internet]. 2013 ;[citado 2024 abr. 23 ] Available from: http://www.teses.usp.br/teses/disponiveis/18/18155/tde-17012014-091429/
    • Vancouver

      Carvalho D de. Estudo e desenvolvimento de blocos para processamento hardwired em aparelhos de auxílio auditivo com DSP [Internet]. 2013 ;[citado 2024 abr. 23 ] Available from: http://www.teses.usp.br/teses/disponiveis/18/18155/tde-17012014-091429/


Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024