Método otimizado de arquitetura de coerência de cache baseado em sistemas embarcados multinúcleos (2011)
- Authors:
- Autor USP: KOFUJI, JUSSARA MARÂNDOLA - EP
- Unidade: EP
- Sigla do Departamento: PSI
- Subjects: SISTEMAS EMBUTIDOS; DESENVOLVIMENTO DE MICROPROCESSADORES; GERAÇÃO DE CÓDIGO (OTIMIZAÇÃO); ANÁLISE DE DESEMPENHO (SIMULAÇÃO); BENCHMARKS
- Language: Português
- Abstract: A tese apresenta um método de arquitetura de coerência de cache baseado em sistemas embarcados. Um das contribuições principais deste método é apresentar uma proposição de arquitetura CMP de memória compartilhada orientada a padrões de acesso a memória e de um protocolo de coerência híbrido. A contribuição principal é a especificação do novo componente de hardware, chamado tabela de padrões, o qual é validado por representação formal e pela implementação da estrutura da tabela de padrões. A partir desta tabela desenvolvemos um modelo de transação de mensagens do protocolo híbrido que diferencia as mensagens em clássicas e especulativas. A contribuição final apresenta um modelo analítico do custo efetivo de desempenho do protocolo híbrido.
- Imprenta:
- Data da defesa: 01.12.2011
-
ABNT
KOFUJI, Jussara Marândola. Método otimizado de arquitetura de coerência de cache baseado em sistemas embarcados multinúcleos. 2011. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2011. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-03042012-082623/. Acesso em: 29 jan. 2026. -
APA
Kofuji, J. M. (2011). Método otimizado de arquitetura de coerência de cache baseado em sistemas embarcados multinúcleos (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3142/tde-03042012-082623/ -
NLM
Kofuji JM. Método otimizado de arquitetura de coerência de cache baseado em sistemas embarcados multinúcleos [Internet]. 2011 ;[citado 2026 jan. 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-03042012-082623/ -
Vancouver
Kofuji JM. Método otimizado de arquitetura de coerência de cache baseado em sistemas embarcados multinúcleos [Internet]. 2011 ;[citado 2026 jan. 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-03042012-082623/
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
