Performance results of running parallel applications on the InteGrade (2010)
- Authors:
- Autor USP: SONG, SIANG WUN - IME
- Unidade: IME
- DOI: 10.1002/cpe.1524
- Subjects: PROGRAMAÇÃO PARALELA; MIDDLEWARE
- Agências de fomento:
- Language: Inglês
- Imprenta:
- Publisher place: New Jersey
- Date published: 2010
- Source:
- Título: Concurrecy and Computation: Practice and Experience
- ISSN: 1532-0626
- Volume/Número/Paginação/Ano: v. 22, n. 3, p. 375-393, 2010
- Este periódico é de acesso aberto
- Este artigo NÃO é de acesso aberto
-
ABNT
CÁCERES, Edson Norberto e MONGELLI, Henrique. Performance results of running parallel applications on the InteGrade. Concurrecy and Computation: Practice and Experience, v. 22, n. 3, p. 375-393, 2010Tradução . . Disponível em: https://doi.org/10.1002/cpe.1524. Acesso em: 04 mar. 2026. -
APA
Cáceres, E. N., & Mongelli, H. (2010). Performance results of running parallel applications on the InteGrade. Concurrecy and Computation: Practice and Experience, 22( 3), 375-393. doi:10.1002/cpe.1524 -
NLM
Cáceres EN, Mongelli H. Performance results of running parallel applications on the InteGrade [Internet]. Concurrecy and Computation: Practice and Experience. 2010 ; 22( 3): 375-393.[citado 2026 mar. 04 ] Available from: https://doi.org/10.1002/cpe.1524 -
Vancouver
Cáceres EN, Mongelli H. Performance results of running parallel applications on the InteGrade [Internet]. Concurrecy and Computation: Practice and Experience. 2010 ; 22( 3): 375-393.[citado 2026 mar. 04 ] Available from: https://doi.org/10.1002/cpe.1524 - An all-substrings common subsequence algorithm
- Finding All Maximal Contiguous Subsequences of a Sequence of Numbers in O(1) Communication Rounds
- Efficient two-dimensional parallel pattern matching with scaling
- Real time systolic algorithm for one-the-fly hidden surface removal
- Resultados recentes para encolhimento de ciclos em malhas encaixadas
- Algoritmo de multiplicação de matrizes para implementação em VLSI
- Disposicoes compactas de arvores no plano
- Complexidade de e/s e projetos optimais de dispositivos para ordenação
- Highly configurable architecture for powerful processors
- Efficient embeddings into the hypercube using matrix transformations
Informações sobre o DOI: 10.1002/cpe.1524 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas