Exportar registro bibliográfico

Geração automática de módulos VHDL para localização de padrões invariante a escala e rotação em FPGA (2009)

  • Authors:
  • Autor USP: NOBRE, HENRIQUE PIRES ALMEIDA - EP
  • Unidade: EP
  • Sigla do Departamento: PSI
  • Subjects: PROCESSAMENTO DE IMAGENS; VHDL
  • Language: Português
  • Abstract: A busca por padrões em imagens é um problema clássico em visão computacional e consiste em detectar a presença de uma dada máscara em uma imagem digital. Tal tarefa pode se tornar consideravelmente mais complexa com a invariância aos aspectos da imagem como rotação, escala, translação, brilho e contraste (RSTBC - rotation, scale, translation, brightness and contrast). Um algoritmo de busca de máscara foi recentemente proposto. Este algoritmo, chamado de Ciratefi, é invariante aos aspectos RSTBC e mostrou-se bastante robusto. Entretanto, a execução deste algoritmo em um computador convencional requer diversos segundos. Além disso, sua implementação na forma mais geral em hardware é difícil pois há muitos parâmetros ajustáveis. Este trabalho propõe o projeto de um software que gera automaticamente módulos compiláveis em Hardware Description Logic (VHDL) que implementam o filtro circular do algoritmo Ciratefi em dispositivos Field Programmable Gate Array (FPGA). A solução proposta acelera o tempo de processamento de 7s (em um PC de 3GHz) para 1,367ms (em um dispositivo Stratix III da Altera). Esta performance excelente (mais do que o necessário em sistemas em tempo-real) pode levar a sistemas de visão computacional de alta performance e de baixo custo.
  • Imprenta:
  • Data da defesa: 26.03.2009
  • Acesso à fonte
    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas

    • ABNT

      NOBRE, Henrique Pires de Almeida. Geração automática de módulos VHDL para localização de padrões invariante a escala e rotação em FPGA. 2009. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2009. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-29062009-163631/. Acesso em: 26 fev. 2026.
    • APA

      Nobre, H. P. de A. (2009). Geração automática de módulos VHDL para localização de padrões invariante a escala e rotação em FPGA (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-29062009-163631/
    • NLM

      Nobre HP de A. Geração automática de módulos VHDL para localização de padrões invariante a escala e rotação em FPGA [Internet]. 2009 ;[citado 2026 fev. 26 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-29062009-163631/
    • Vancouver

      Nobre HP de A. Geração automática de módulos VHDL para localização de padrões invariante a escala e rotação em FPGA [Internet]. 2009 ;[citado 2026 fev. 26 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-29062009-163631/

    Últimas obras dos mesmos autores vinculados com a USP cadastradas na BDPI:

    Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2026