Uma avaliação da metodologia da compilação de silício para o projeto de circuitos integrados de aplicação específica (ASICs) (1990)
- Autor:
- Autor USP: STRUM, MARIUS - EP
- Unidade: EP
- Sigla do Departamento: PEE
- Subjects: CIRCUITOS INTEGRADOS VLSI; SILÍCIO; PROCESSAMENTO DIGITAL DE SINAIS
- Language: Português
- Abstract: Este trabalho apresenta uma avaliação da eficiência da metodologia da compilação de silício para projetar circuitos integrados VLSI de aplicação específica ASICs. Tal avaliação foi baseada em diversos projetos associados ao compilador de silício CATHEDRAL II em desenvolvimento no Centro Interuniversitário de Microeletrônica IMEC - Bélgica. Este compilador consta de duas partes: a do silício e a do sistema. A primeira [e usada para o projeto dos elementos estruturais que se constituem numa biblioteca de blocos em função dos quais os sistemas são projetados. Esta parte é toda fundamentada em dois tipos de ferramentas: gerador de módulos MGE e editor simbólico de layout CAMELEON. A segunda é usada para explorar diferentes soluções arquiteturais para o sistema. Esta parte é toda fundamentada num conjunto de ferramentas de síntese. Segundo esta metodologia, o projeto de um sistema é realizado hierarquicamente. Blocos funcionais são composições de células básicas constituindo-se em elementos a nível de operadores lógicos, aritméticos e de memória. Unidades de execução são composição de blocos funcionais constituindo-se em elementos de grande capacidade operacional. Processadores são composições de todos elementos anteriores e podem ser otimizados de acordo com a aplicação. A avaliação do compilador foi feita com base em 3 projetos que realizamos. Um bloco funcional: unidade lógica e aritmética, uma unidade de execução composta dediversos blocos funcionais e um processador digital de sinais DSP realizando a função de um filtro digital de 6a ordem. Os dois primeiros fazem parte do desenvolvimento da biblioteca e o terceiro se constitui na primeira aplicação do compilador. Os 3 circuitos foram fabricados e seus testes funcionais apresentaram bons resultados. ) Com base nestes projetos ficou evidenciado a grande vantagem que se obtém em termos de tempo de projeto quando se utiliza um compilador de silício em conjunto com uma biblioteca de módulos parametrizados. Fica também evidente como se dá a interação entre as ferramentas de síntese e a biblioteca e a facilidade com que diferentes arquiteturas podem ser exploradas em pouco tempo. Por outro lado ficam também claras algumas limitações como por exemplo uma certa contenção quanto às possíveis soluções arquiteturais determinada pela lista de parâmetros em função dos quais cada módulo foi projetado.
- Imprenta:
- Data da defesa: 29.08.1990
-
ABNT
STRUM, Marius. Uma avaliação da metodologia da compilação de silício para o projeto de circuitos integrados de aplicação específica (ASICs). 1990. Tese (Livre Docência) – Universidade de São Paulo, São Paulo, 1990. . Acesso em: 17 fev. 2026. -
APA
Strum, M. (1990). Uma avaliação da metodologia da compilação de silício para o projeto de circuitos integrados de aplicação específica (ASICs) (Tese (Livre Docência). Universidade de São Paulo, São Paulo. -
NLM
Strum M. Uma avaliação da metodologia da compilação de silício para o projeto de circuitos integrados de aplicação específica (ASICs). 1990 ;[citado 2026 fev. 17 ] -
Vancouver
Strum M. Uma avaliação da metodologia da compilação de silício para o projeto de circuitos integrados de aplicação específica (ASICs). 1990 ;[citado 2026 fev. 17 ] - Sinmef: um sistema para decomposicao de maquinas de estados finitos
- Um processador Cordic para uso em telecomunicações
- Uma contribuição ao estudo teórico e experimental de um TEC-MOS de dupla porta
- Projeto de um componente de um circuito de comunicacao atm utilizando o software max+plus ii
- Education experiment using the gdt and solo 2000 vlsi design tool
- Modelamento em linguagem VHDL de uma unidade de policiamento para redes locais ATM
- Ssme: um simulador funcional para maquinas de estados finitos decompostas
- Gertab: uma ferramenta para otimizacao de maquinas de estados decompostas
- Design of a mead and conway style alu in cmos
- A 250 KB/s, K=7, 3-bit soft decision programmable code rate customized Viterbi decoder
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas