Projeto de um sistema de sinalização de tronco E1: um estudo de caso usando o ambiente Ptolemy (2000)
- Authors:
- USP affiliated authors: STRUM, MARIUS - EP ; GUILARTE, OSCAR WILFREDO PENA - EP
- Unidade: EP
- Subjects: TELECOMUNICAÇÕES; PROJETO LÓGICO DE COMPUTADORES
- Language: Português
- Abstract: Neste artigo apresentamos um estudo sobre a automação do projeto de sistemas digitds integrados através do ambiente Ptotemy. Para este $m projetamos um sistema de sinalização de tronco El, usado para a comunicação entre centrais teiefônicas em altas velocidades utilizando transmissão digital PCM de 30 cmais e portadora El de 2.048 Mbps. O ambiente Ptolemy não permite realizar a sintese automática de uma arquitetura hardware/software a partir da especifIcaÇão comportamental do üstemü Nosso trabalho erplorou então um conceito de projeto que pode ser chamado de “rejmamento progressivo” , já proposto por outros ©upos de pesqrasa. Segundo este método desenvolve-se inicialmente um modelo executável do àstema alvo, para ore este possa ser validado (comportamento funcional, temporai e restrições da especifIcaÇão), A partir deste geram-se outros modelos em níveis de abstração cada vez mais baixos, culminando com a obtenção de modelos que possam ser utilizados para sintetizar uma implementação hardware e/oa software do sistema, tais como descrições mDL para as ferramentas de síntese de hardware (por exemplo o Behavioral CompiterTM ou ainda o Design CompilerTM da Synopsys) ou programas em C ou C*+ ore são executados em núcleos de nücroprocessadores. Neste trabalho geramos dois modelos do nosso sistema, um hibrido baseado em 3 dominios de simulação, que foi simples de ser capturado e provou ser efIciente para validar a especijrcação do sistema, e o segundo baseado no dominio de geração de código CGC, que serve para criar uma implementação em software ( programa em C) do nosso sistema alvo. As vantagens e limitações do método são discutidas no final do artigo
- Imprenta:
- Source:
- Título: Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia de Sistemas Eletrônicos
- ISSN: 1517-3542
- Volume/Número/Paginação/Ano: n.14, 2000
-
ABNT
PEÑA GUILARTE, Oscar Wilfredo e STRUM, Marius. Projeto de um sistema de sinalização de tronco E1: um estudo de caso usando o ambiente Ptolemy. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia de Sistemas Eletrônicos, n. 14, 2000Tradução . . Disponível em: https://repositorio.usp.br/directbitstream/5868d741-9615-482e-bba0-0d3ff52d58ae/BT-PSI-0014_1195629_250820_113234.pdf. Acesso em: 12 fev. 2026. -
APA
Peña Guilarte, O. W., & Strum, M. (2000). Projeto de um sistema de sinalização de tronco E1: um estudo de caso usando o ambiente Ptolemy. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia de Sistemas Eletrônicos, (14). Recuperado de https://repositorio.usp.br/directbitstream/5868d741-9615-482e-bba0-0d3ff52d58ae/BT-PSI-0014_1195629_250820_113234.pdf -
NLM
Peña Guilarte OW, Strum M. Projeto de um sistema de sinalização de tronco E1: um estudo de caso usando o ambiente Ptolemy [Internet]. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia de Sistemas Eletrônicos. 2000 ;(14):[citado 2026 fev. 12 ] Available from: https://repositorio.usp.br/directbitstream/5868d741-9615-482e-bba0-0d3ff52d58ae/BT-PSI-0014_1195629_250820_113234.pdf -
Vancouver
Peña Guilarte OW, Strum M. Projeto de um sistema de sinalização de tronco E1: um estudo de caso usando o ambiente Ptolemy [Internet]. Boletim Técnico da Escola Politécnica da USP. Departamento de Engenharia de Sistemas Eletrônicos. 2000 ;(14):[citado 2026 fev. 12 ] Available from: https://repositorio.usp.br/directbitstream/5868d741-9615-482e-bba0-0d3ff52d58ae/BT-PSI-0014_1195629_250820_113234.pdf - Sinmef: um sistema para decomposicao de maquinas de estados finitos
- Um processador Cordic para uso em telecomunicações
- Uma contribuição ao estudo teórico e experimental de um TEC-MOS de dupla porta
- Projeto de um componente de um circuito de comunicacao atm utilizando o software max+plus ii
- Education experiment using the gdt and solo 2000 vlsi design tool
- Modelamento em linguagem VHDL de uma unidade de policiamento para redes locais ATM
- Ssme: um simulador funcional para maquinas de estados finitos decompostas
- Gertab: uma ferramenta para otimizacao de maquinas de estados decompostas
- Design of a mead and conway style alu in cmos
- A 250 KB/s, K=7, 3-bit soft decision programmable code rate customized Viterbi decoder
Download do texto completo
| Tipo | Nome | Link | |
|---|---|---|---|
| BT-PSI-0014_1195629_25082... | Direct link |
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas