A tool to support Bluespec SystemVerilog coding based on UML diagrams (2012)
- Autores:
- Autor USP: BONATO, VANDERLEI - ICMC
- Unidade: ICMC
- Assuntos: SISTEMAS EMBUTIDOS; COMPUTAÇÃO EVOLUTIVA; ROBÓTICA
- Idioma: Inglês
- Imprenta:
- ISBN: 9781467324205
- Fonte:
- Título do periódico: Proceedings
- Nome do evento: Annual Conference of the IEEE Industrial Electronics Society - IECON 2012
-
ABNT
DURAND, Sérgio H. M. e BONATO, Vanderlei. A tool to support Bluespec SystemVerilog coding based on UML diagrams. 2012, Anais.. New York: IEEE, 2012. . Acesso em: 19 abr. 2024. -
APA
Durand, S. H. M., & Bonato, V. (2012). A tool to support Bluespec SystemVerilog coding based on UML diagrams. In Proceedings. New York: IEEE. -
NLM
Durand SHM, Bonato V. A tool to support Bluespec SystemVerilog coding based on UML diagrams. Proceedings. 2012 ;[citado 2024 abr. 19 ] -
Vancouver
Durand SHM, Bonato V. A tool to support Bluespec SystemVerilog coding based on UML diagrams. Proceedings. 2012 ;[citado 2024 abr. 19 ] - A method to convert floating to fixed-point EKF-SLAM for embedded robotics
- Power/performance optimization in FPGA-based asymmetric multi-core systems
- Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors
- Parameterizable ethernet network-on-chip architecture on FPGA
- Projeto de um módulo de aquisição e pré-processamento de imagem colorida baseado em computação reconfigurável e aplicado a robôs móveis
- Designing embedded systems with MARTE: a PIM to PSM converter
- Applied Reconfigurable Computing
- Modelagem, otimização e prototipação de sistemas embarcados em FPGA
- Proposta de uma arquitetura de hardware em FPGA implementada para SLAM com multi-câmeras aplicada à robótica móvel
- A Faddeev systolic array for EKF-SLAM and its arithmetic data representation impact on FPGA
Como citar
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas