Real time systoloc algorithm for on-the-fly hidden surface removal (1993)
- Autores:
- Autor USP: SONG, SIANG WUN - IME
- Unidade: IME
- DOI: 10.1109/ASAP.1993.397148
- Assunto: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES
- Agências de fomento:
- Idioma: Inglês
- Imprenta:
- Editora: IEEE Computer Society
- Local: New York
- Data de publicação: 1993
- Fonte:
- Título do periódico: Proceedings
- Nome do evento: International Conference on Application-Specific Array Processors - ASAP
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
RISSET, T e SONG, Siang Wun. Real time systoloc algorithm for on-the-fly hidden surface removal. 1993, Anais.. New York: IEEE Computer Society, 1993. Disponível em: https://doi.org/10.1109/ASAP.1993.397148. Acesso em: 28 mar. 2024. -
APA
Risset, T., & Song, S. W. (1993). Real time systoloc algorithm for on-the-fly hidden surface removal. In Proceedings. New York: IEEE Computer Society. doi:10.1109/ASAP.1993.397148 -
NLM
Risset T, Song SW. Real time systoloc algorithm for on-the-fly hidden surface removal [Internet]. Proceedings. 1993 ;[citado 2024 mar. 28 ] Available from: https://doi.org/10.1109/ASAP.1993.397148 -
Vancouver
Risset T, Song SW. Real time systoloc algorithm for on-the-fly hidden surface removal [Internet]. Proceedings. 1993 ;[citado 2024 mar. 28 ] Available from: https://doi.org/10.1109/ASAP.1993.397148 - Comprehensive evaluation of a two dimensional configurable array
- Towards a simple construction method for hamiltonian decomposition of the hypercube
- Reconhecimento de linguagens regulares por standard cells
- Paralelizacao de lacos encaixados pela tecnica de encolhimento de ciclos
- Revisiting cycle shrinking
- Randomized parallel list ranking for distributed memory multiprocessors
- A BSP/CGM algorithm for the all-substrings longest common subsequence problem
- A parallel solution to infer genetic network architectures in gene expression analysis
- A range minima parallel algorithm for coarse grained multicomputers
- Efficient implementation of the BSP/CGM parallel vertex cover FPT algorithm
Informações sobre o DOI: 10.1109/ASAP.1993.397148 (Fonte: oaDOI API)
Como citar
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas