Implementation of analog circuits on digital sea of gates (1992)
- Authors:
- USP affiliated authors: SOARES JUNIOR, JOAO NAVARRO - EP ; NOIJE, WILHELMUS ADRIANUS MARIA VAN - EP
- Unidade: EP
- Subjects: CIRCUITOS ELÉTRICOS; CIRCUITOS INTEGRADOS
- Language: Inglês
- Imprenta:
- Publisher: Sbmicro/Epusp
- Publisher place: São Paulo
- Date published: 1992
- Source:
- Título do periódico: Anais
- Conference titles: Congresso da Sociedade Brasileira de Microeletronica
-
ABNT
SOARES JUNIOR, João Navarro et al. Implementation of analog circuits on digital sea of gates. 1992, Anais.. São Paulo: Sbmicro/Epusp, 1992. . Acesso em: 20 abr. 2024. -
APA
Soares Junior, J. N., Rikkink, V., Goffart, B., & Van Noije, W. A. M. (1992). Implementation of analog circuits on digital sea of gates. In Anais. São Paulo: Sbmicro/Epusp. -
NLM
Soares Junior JN, Rikkink V, Goffart B, Van Noije WAM. Implementation of analog circuits on digital sea of gates. Anais. 1992 ;[citado 2024 abr. 20 ] -
Vancouver
Soares Junior JN, Rikkink V, Goffart B, Van Noije WAM. Implementation of analog circuits on digital sea of gates. Anais. 1992 ;[citado 2024 abr. 20 ] - A 3.5 mW programmable high speed frequency divider for a 2.4 GHz CMOS frequency synthesizer
- E-TSPC: extended true single-phase-clock MOS circuit technique for high speed applications
- A 4.1 GHz dual modulus prescaler using the E-TSPC technique and double data throughput structures
- Fully integrated cmos clock recovery at gbits / rates
- A 1.6 GHz dual modulus prescaler using the extended true single-phase-clock CMOS circuit technique (E-TSPC)
- Recuperador de clock em estrutura gate array do tipo mar de transistores
- Precise final state determination of mismatched cmos latches
- Metodos de teste de conversores a / d e sua aplicacao em projeto
- Analog circuits on sog gate arrays: an 100mhz 6-bit d / a converter
- Precise final state determination of cmos latches
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas