Filtros : "CIRCUITOS INTEGRADOS" "2015" Limpar

Filtros



Limitar por data


  • Unidade: EP

    Assuntos: CIRCUITOS INTEGRADOS, ÍONS PESADOS, DETECÇÃO DE PARTÍCULAS

    Acesso à fonteComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      HERNÁNDEZ HERRERA, Hugo Daniel. Noise and PSRR improvement technique for TPC readout front-end in CMOS technology. 2015. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2015. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-05072016-151016/. Acesso em: 15 nov. 2025.
    • APA

      Hernández Herrera, H. D. (2015). Noise and PSRR improvement technique for TPC readout front-end in CMOS technology (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-05072016-151016/
    • NLM

      Hernández Herrera HD. Noise and PSRR improvement technique for TPC readout front-end in CMOS technology [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-05072016-151016/
    • Vancouver

      Hernández Herrera HD. Noise and PSRR improvement technique for TPC readout front-end in CMOS technology [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-05072016-151016/
  • Unidade: EP

    Assuntos: CAD, CIRCUITOS INTEGRADOS, OTIMIZAÇÃO GLOBAL

    Acesso à fonteComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      WEBER, Tiago Oliveira. Síntese de CIs analógicos em nível de circuito e sistema utilizando métodos modernos de otimização. 2015. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2015. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22072016-151343/. Acesso em: 15 nov. 2025.
    • APA

      Weber, T. O. (2015). Síntese de CIs analógicos em nível de circuito e sistema utilizando métodos modernos de otimização (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22072016-151343/
    • NLM

      Weber TO. Síntese de CIs analógicos em nível de circuito e sistema utilizando métodos modernos de otimização [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22072016-151343/
    • Vancouver

      Weber TO. Síntese de CIs analógicos em nível de circuito e sistema utilizando métodos modernos de otimização [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-22072016-151343/
  • Unidade: EP

    Assuntos: CIRCUITOS INTEGRADOS, ANTENAS, IMAGEAMENTO (BIOENGENHARIA)

    Acesso à fonteComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      BRITO FILHO, Francisco de Assis. Circuitos integrados para detecção de ondas submilimétricas em sistemas de identificação por imagem. 2015. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2015. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082016-161511/. Acesso em: 15 nov. 2025.
    • APA

      Brito Filho, F. de A. (2015). Circuitos integrados para detecção de ondas submilimétricas em sistemas de identificação por imagem (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082016-161511/
    • NLM

      Brito Filho F de A. Circuitos integrados para detecção de ondas submilimétricas em sistemas de identificação por imagem [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082016-161511/
    • Vancouver

      Brito Filho F de A. Circuitos integrados para detecção de ondas submilimétricas em sistemas de identificação por imagem [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26082016-161511/
  • Unidade: EP

    Assuntos: WIRELESS, CIRCUITOS INTEGRADOS

    Acesso à fonteComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      FERREIRA, Jefferson Chaves. Modelagem e simulação de redes em chip sem fio. 2015. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2015. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3141/tde-12072016-074325/. Acesso em: 15 nov. 2025.
    • APA

      Ferreira, J. C. (2015). Modelagem e simulação de redes em chip sem fio (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3141/tde-12072016-074325/
    • NLM

      Ferreira JC. Modelagem e simulação de redes em chip sem fio [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3141/tde-12072016-074325/
    • Vancouver

      Ferreira JC. Modelagem e simulação de redes em chip sem fio [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3141/tde-12072016-074325/
  • Unidade: ICMC

    Assuntos: HARDWARE, CIRCUITOS FPGA, CIRCUITOS INTEGRADOS, REDES E COMUNICAÇÃO DE DADOS

    Acesso à fonteComo citar
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CUNHA JUNIOR, Hélio Fernandes da. Uma rede Ethernet on chip parametrizável para aplicações DSP em FPGA. 2015. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2015. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-05102016-141441/. Acesso em: 15 nov. 2025.
    • APA

      Cunha Junior, H. F. da. (2015). Uma rede Ethernet on chip parametrizável para aplicações DSP em FPGA (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-05102016-141441/
    • NLM

      Cunha Junior HF da. Uma rede Ethernet on chip parametrizável para aplicações DSP em FPGA [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-05102016-141441/
    • Vancouver

      Cunha Junior HF da. Uma rede Ethernet on chip parametrizável para aplicações DSP em FPGA [Internet]. 2015 ;[citado 2025 nov. 15 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-05102016-141441/

Biblioteca Digital de Produção Intelectual da Universidade de São Paulo     2012 - 2025