Filtros : "CIRCUITOS DIGITAIS" Limpar

Filtros



Refine with date range


  • Source: Solid State Electronics. Unidade: EP

    Subjects: TRANSISTORES, TEMPERATURA, NANOTECNOLOGIA, CIRCUITOS ANALÓGICOS, CIRCUITOS DIGITAIS

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, V C P et al. Evaluation of n-type gate-all-around vertically-stacked nanosheet FETs from 473 K down to 173 K for analog applications. Solid State Electronics, v. 208, p. 1-5, 2023Tradução . . Disponível em: https://doi.org/10.1016/j.sse.2023.108729. Acesso em: 13 nov. 2024.
    • APA

      Silva, V. C. P., Martino, J. A., Simoen, E., Veloso, A., & Agopian, P. G. D. (2023). Evaluation of n-type gate-all-around vertically-stacked nanosheet FETs from 473 K down to 173 K for analog applications. Solid State Electronics, 208, 1-5. doi:10.1016/j.sse.2023.108729
    • NLM

      Silva VCP, Martino JA, Simoen E, Veloso A, Agopian PGD. Evaluation of n-type gate-all-around vertically-stacked nanosheet FETs from 473 K down to 173 K for analog applications [Internet]. Solid State Electronics. 2023 ;208 1-5.[citado 2024 nov. 13 ] Available from: https://doi.org/10.1016/j.sse.2023.108729
    • Vancouver

      Silva VCP, Martino JA, Simoen E, Veloso A, Agopian PGD. Evaluation of n-type gate-all-around vertically-stacked nanosheet FETs from 473 K down to 173 K for analog applications [Internet]. Solid State Electronics. 2023 ;208 1-5.[citado 2024 nov. 13 ] Available from: https://doi.org/10.1016/j.sse.2023.108729
  • Source: Journal of Integrated Circuits and Systems. Unidade: EP

    Subjects: TRANSISTORES, SENSOR, CIRCUITOS ANALÓGICOS, CIRCUITOS DIGITAIS

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      AGOPIAN, Paula Ghedini Der et al. Tunnel-FET evolution and applications for analog circuits. Journal of Integrated Circuits and Systems, v. 17, n. 2, p. 1-7, 2022Tradução . . Disponível em: https://doi.org/10.29292/jics.v17i2.631. Acesso em: 13 nov. 2024.
    • APA

      Agopian, P. G. D., Martino, J. A., Simoen, E., Rooyackers, R., & Claeys, C. (2022). Tunnel-FET evolution and applications for analog circuits. Journal of Integrated Circuits and Systems, 17( 2), 1-7. doi:10.29292/jics.v17i2.631
    • NLM

      Agopian PGD, Martino JA, Simoen E, Rooyackers R, Claeys C. Tunnel-FET evolution and applications for analog circuits [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-7.[citado 2024 nov. 13 ] Available from: https://doi.org/10.29292/jics.v17i2.631
    • Vancouver

      Agopian PGD, Martino JA, Simoen E, Rooyackers R, Claeys C. Tunnel-FET evolution and applications for analog circuits [Internet]. Journal of Integrated Circuits and Systems. 2022 ; 17( 2): 1-7.[citado 2024 nov. 13 ] Available from: https://doi.org/10.29292/jics.v17i2.631
  • Source: IEEE Transactions on Education. Unidade: EP

    Subjects: CIRCUITOS DIGITAIS, CIRCUITOS ELÉTRICOS

    Acesso à fonteAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CIPPARRONE, Flávio Almeida de Magalhães e KAISER, Walter e BECCARO, Wesley. Modeling and Analysis of Inductive -Kickback- in Low Voltage Circuits. IEEE Transactions on Education, v. 63, p. 17-23, 2020Tradução . . Disponível em: http://www.ieee.org/publications_standards/publications/rights/index.html for more information. Acesso em: 13 nov. 2024.
    • APA

      Cipparrone, F. A. de M., Kaiser, W., & Beccaro, W. (2020). Modeling and Analysis of Inductive -Kickback- in Low Voltage Circuits. IEEE Transactions on Education, 63, 17-23. doi:10.1109/TE.2019.2929476
    • NLM

      Cipparrone FA de M, Kaiser W, Beccaro W. Modeling and Analysis of Inductive -Kickback- in Low Voltage Circuits [Internet]. IEEE Transactions on Education. 2020 ; 63 17-23.[citado 2024 nov. 13 ] Available from: http://www.ieee.org/publications_standards/publications/rights/index.html for more information.
    • Vancouver

      Cipparrone FA de M, Kaiser W, Beccaro W. Modeling and Analysis of Inductive -Kickback- in Low Voltage Circuits [Internet]. IEEE Transactions on Education. 2020 ; 63 17-23.[citado 2024 nov. 13 ] Available from: http://www.ieee.org/publications_standards/publications/rights/index.html for more information.
  • Unidade: EP

    Subjects: CIRCUITOS DIGITAIS, CIRCUITOS INTEGRADOS, ENGENHARIA ELÉTRICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MARTINS, Vinícius Antonio de Oliveira. Verificação funcional para circuitos de transmissão e recepção de sinais mistos. 2017. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2017. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12072017-081700/. Acesso em: 13 nov. 2024.
    • APA

      Martins, V. A. de O. (2017). Verificação funcional para circuitos de transmissão e recepção de sinais mistos (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12072017-081700/
    • NLM

      Martins VA de O. Verificação funcional para circuitos de transmissão e recepção de sinais mistos [Internet]. 2017 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12072017-081700/
    • Vancouver

      Martins VA de O. Verificação funcional para circuitos de transmissão e recepção de sinais mistos [Internet]. 2017 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-12072017-081700/
  • Unidade: EP

    Subjects: ENGENHARIA ELÉTRICA, CIRCUITOS DIGITAIS, CIRCUITOS INTEGRADOS, ESPECTROSCOPIA, ARITMÉTICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CARVALHO, Paulo Roberto Bueno de. Projeto de circuito oscilador controlado numericamente implementado em CMOS com otimização de área. 2016. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2016. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26012017-085719/. Acesso em: 13 nov. 2024.
    • APA

      Carvalho, P. R. B. de. (2016). Projeto de circuito oscilador controlado numericamente implementado em CMOS com otimização de área (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26012017-085719/
    • NLM

      Carvalho PRB de. Projeto de circuito oscilador controlado numericamente implementado em CMOS com otimização de área [Internet]. 2016 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26012017-085719/
    • Vancouver

      Carvalho PRB de. Projeto de circuito oscilador controlado numericamente implementado em CMOS com otimização de área [Internet]. 2016 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-26012017-085719/
  • Conference titles: Simpósio Internacional de Iniciação Científica da Universidade de São Paulo - SIICUSP. Unidade: EESC

    Subjects: CIRCUITOS ELETRÔNICOS, CIRCUITOS ANALÓGICOS, CIRCUITOS DIGITAIS, RAIOS CÓSMICOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      LIMA, Daniel Rodrigues de e MACIEL, Carlos Dias. Detector de radiação cósmica. 2014, Anais.. São Paulo, SP: Pró-Reitoria de Pesquisa/USP, 2014. Disponível em: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=27&numeroEdicao=22&print=S. Acesso em: 13 nov. 2024.
    • APA

      Lima, D. R. de, & Maciel, C. D. (2014). Detector de radiação cósmica. In . São Paulo, SP: Pró-Reitoria de Pesquisa/USP. Recuperado de https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=27&numeroEdicao=22&print=S
    • NLM

      Lima DR de, Maciel CD. Detector de radiação cósmica [Internet]. 2014 ;[citado 2024 nov. 13 ] Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=27&numeroEdicao=22&print=S
    • Vancouver

      Lima DR de, Maciel CD. Detector de radiação cósmica [Internet]. 2014 ;[citado 2024 nov. 13 ] Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=27&numeroEdicao=22&print=S
  • Unidade: EESC

    Subjects: ELETRÔNICA DIGITAL, CIRCUITOS DIGITAIS, ENGENHARIA ELÉTRICA

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SCHIABEL, Homero. Sistemas digitais: material de apoio didático. . São Carlos, SP: EESC/USP. . Acesso em: 13 nov. 2024. , 2012
    • APA

      Schiabel, H. (2012). Sistemas digitais: material de apoio didático. São Carlos, SP: EESC/USP.
    • NLM

      Schiabel H. Sistemas digitais: material de apoio didático. 2012 ;[citado 2024 nov. 13 ]
    • Vancouver

      Schiabel H. Sistemas digitais: material de apoio didático. 2012 ;[citado 2024 nov. 13 ]
  • Source: Anais. Conference titles: Encontro da Sociedade Brasileira de Crescimento de Cristais - SBCC. Unidade: EESC

    Subjects: ENGENHARIA ELÉTRICA, CIRCUITOS DIGITAIS

    PrivadoHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SOARES JUNIOR, João Navarro e MARTINS, Gustavo C. Design of high speed digital circuits with E-TSPC cell library. 2011, Anais.. São Paulo, SP: SBCC, 2011. Disponível em: https://repositorio.usp.br/directbitstream/53d5be3f-d36f-48ba-a26a-758e4210b290/2020876.2020915.pdf. Acesso em: 13 nov. 2024.
    • APA

      Soares Junior, J. N., & Martins, G. C. (2011). Design of high speed digital circuits with E-TSPC cell library. In Anais. São Paulo, SP: SBCC. Recuperado de https://repositorio.usp.br/directbitstream/53d5be3f-d36f-48ba-a26a-758e4210b290/2020876.2020915.pdf
    • NLM

      Soares Junior JN, Martins GC. Design of high speed digital circuits with E-TSPC cell library [Internet]. Anais. 2011 ;[citado 2024 nov. 13 ] Available from: https://repositorio.usp.br/directbitstream/53d5be3f-d36f-48ba-a26a-758e4210b290/2020876.2020915.pdf
    • Vancouver

      Soares Junior JN, Martins GC. Design of high speed digital circuits with E-TSPC cell library [Internet]. Anais. 2011 ;[citado 2024 nov. 13 ] Available from: https://repositorio.usp.br/directbitstream/53d5be3f-d36f-48ba-a26a-758e4210b290/2020876.2020915.pdf
  • Conference titles: Southern Conference on Programmable Logic. Unidade: EESC

    Assunto: CIRCUITOS DIGITAIS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PEDRINO, Emerson Carlos et al. Color digital video acquisition and processing system using reconfigurable logic. 2007, Anais.. Mar del Plata: Escola de Engenharia de São Carlos, Universidade de São Paulo, 2007. . Acesso em: 13 nov. 2024.
    • APA

      Pedrino, E. C., Obac Roda, V., Jorge, L. A. de C., & Francisco, C. A. de. (2007). Color digital video acquisition and processing system using reconfigurable logic. In . Mar del Plata: Escola de Engenharia de São Carlos, Universidade de São Paulo.
    • NLM

      Pedrino EC, Obac Roda V, Jorge LA de C, Francisco CA de. Color digital video acquisition and processing system using reconfigurable logic. 2007 ;[citado 2024 nov. 13 ]
    • Vancouver

      Pedrino EC, Obac Roda V, Jorge LA de C, Francisco CA de. Color digital video acquisition and processing system using reconfigurable logic. 2007 ;[citado 2024 nov. 13 ]
  • Source: Resumos. Conference titles: Simpósio Internacional de Iniciação Científica. Unidade: EESC

    Subjects: CIRCUITOS DIGITAIS, CONTROLE (TEORIA DE SISTEMAS E CONTROLE), DUTOS (AUTOMAÇÃO)

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      VITTI, Danilo Fillipini e MACIEL, Carlos Dias. Projeto de controle do transdutor de ultra-som para automação de dutos. 2006, Anais.. São Paulo: USP, 2006. . Acesso em: 13 nov. 2024.
    • APA

      Vitti, D. F., & Maciel, C. D. (2006). Projeto de controle do transdutor de ultra-som para automação de dutos. In Resumos. São Paulo: USP.
    • NLM

      Vitti DF, Maciel CD. Projeto de controle do transdutor de ultra-som para automação de dutos. Resumos. 2006 ;[citado 2024 nov. 13 ]
    • Vancouver

      Vitti DF, Maciel CD. Projeto de controle do transdutor de ultra-som para automação de dutos. Resumos. 2006 ;[citado 2024 nov. 13 ]
  • Unidade: EP

    Subjects: CODIFICAÇÃO, CIRCUITOS DIGITAIS, MICROELETRÔNICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      MARTINS, João Paulo Trierveiler. Turbo decodificadores de bloco de baixa potência para comunicação digital sem fio. 2004. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2004. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-27092004-161308/. Acesso em: 13 nov. 2024.
    • APA

      Martins, J. P. T. (2004). Turbo decodificadores de bloco de baixa potência para comunicação digital sem fio (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-27092004-161308/
    • NLM

      Martins JPT. Turbo decodificadores de bloco de baixa potência para comunicação digital sem fio [Internet]. 2004 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-27092004-161308/
    • Vancouver

      Martins JPT. Turbo decodificadores de bloco de baixa potência para comunicação digital sem fio [Internet]. 2004 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-27092004-161308/
  • Unidade: EP

    Subjects: CRIPTOLOGIA, DISPOSITIVOS ELETRÔNICOS, CIRCUITOS INTEGRADOS, CIRCUITOS DIGITAIS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      DUARTE, Neimar Marques. Coprocessador criptográfico padrão Advanced Encryption Standard (AES) baseado em lógica programável. 2004. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2004. . Acesso em: 13 nov. 2024.
    • APA

      Duarte, N. M. (2004). Coprocessador criptográfico padrão Advanced Encryption Standard (AES) baseado em lógica programável (Dissertação (Mestrado). Universidade de São Paulo, São Paulo.
    • NLM

      Duarte NM. Coprocessador criptográfico padrão Advanced Encryption Standard (AES) baseado em lógica programável. 2004 ;[citado 2024 nov. 13 ]
    • Vancouver

      Duarte NM. Coprocessador criptográfico padrão Advanced Encryption Standard (AES) baseado em lógica programável. 2004 ;[citado 2024 nov. 13 ]
  • Unidade: EP

    Subjects: CIRCUITOS INTEGRADOS, CIRCUITOS DIGITAIS, CONTROLADORES DIGITAIS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      OLIVEIRA, Duarte Lopes de. Miriã: uma ferramenta para a síntese de controladores assíncronos multi-rajada. 2004. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2004. . Acesso em: 13 nov. 2024.
    • APA

      Oliveira, D. L. de. (2004). Miriã: uma ferramenta para a síntese de controladores assíncronos multi-rajada (Tese (Doutorado). Universidade de São Paulo, São Paulo.
    • NLM

      Oliveira DL de. Miriã: uma ferramenta para a síntese de controladores assíncronos multi-rajada. 2004 ;[citado 2024 nov. 13 ]
    • Vancouver

      Oliveira DL de. Miriã: uma ferramenta para a síntese de controladores assíncronos multi-rajada. 2004 ;[citado 2024 nov. 13 ]
  • Conference titles: Simpósio Latino Americano em Aplicações de Lógica Programável e Processadores Digitais de Sinais em Processamento de Vídeo, Visão Computacional e Robótica. Unidade: EESC

    Subjects: CIRCUITOS DIGITAIS, ARQUITETURAS PARALELAS

    Versão PublicadaHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PEDRINO, Emerson Carlos e OBAC RODA, Valentin. Sistema de aquisição, armazenamento e exibição de imagens monocromáticas utilizando CPLDS. 2004, Anais.. São Carlos: Escola de Engenharia de São Carlos, Universidade de São Paulo, 2004. Disponível em: https://repositorio.usp.br/directbitstream/847f7314-29ed-43aa-986e-34eb53665eb4/prod_2043_sysno_1423052.pdf. Acesso em: 13 nov. 2024.
    • APA

      Pedrino, E. C., & Obac Roda, V. (2004). Sistema de aquisição, armazenamento e exibição de imagens monocromáticas utilizando CPLDS. In . São Carlos: Escola de Engenharia de São Carlos, Universidade de São Paulo. Recuperado de https://repositorio.usp.br/directbitstream/847f7314-29ed-43aa-986e-34eb53665eb4/prod_2043_sysno_1423052.pdf
    • NLM

      Pedrino EC, Obac Roda V. Sistema de aquisição, armazenamento e exibição de imagens monocromáticas utilizando CPLDS [Internet]. 2004 ;[citado 2024 nov. 13 ] Available from: https://repositorio.usp.br/directbitstream/847f7314-29ed-43aa-986e-34eb53665eb4/prod_2043_sysno_1423052.pdf
    • Vancouver

      Pedrino EC, Obac Roda V. Sistema de aquisição, armazenamento e exibição de imagens monocromáticas utilizando CPLDS [Internet]. 2004 ;[citado 2024 nov. 13 ] Available from: https://repositorio.usp.br/directbitstream/847f7314-29ed-43aa-986e-34eb53665eb4/prod_2043_sysno_1423052.pdf
  • Source: IEEE Transactions on Circuits and Systems. Unidade: EP

    Assunto: CIRCUITOS DIGITAIS

    Acesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PIQUEIRA, José Roberto Castilho e MONTEIRO, Luiz Henrique Alves. Considering Second-Harmonic Terms in the Operation of the Phase Detector for Second-Order Phase-Locked Loop. IEEE Transactions on Circuits and Systems, v. 50, n. 6, p. 805-809, 2003Tradução . . Disponível em: https://doi.org/10.1109/tcsi.2003.812612. Acesso em: 13 nov. 2024.
    • APA

      Piqueira, J. R. C., & Monteiro, L. H. A. (2003). Considering Second-Harmonic Terms in the Operation of the Phase Detector for Second-Order Phase-Locked Loop. IEEE Transactions on Circuits and Systems, 50( 6), 805-809. doi:10.1109/tcsi.2003.812612
    • NLM

      Piqueira JRC, Monteiro LHA. Considering Second-Harmonic Terms in the Operation of the Phase Detector for Second-Order Phase-Locked Loop [Internet]. IEEE Transactions on Circuits and Systems. 2003 ; 50( 6): 805-809.[citado 2024 nov. 13 ] Available from: https://doi.org/10.1109/tcsi.2003.812612
    • Vancouver

      Piqueira JRC, Monteiro LHA. Considering Second-Harmonic Terms in the Operation of the Phase Detector for Second-Order Phase-Locked Loop [Internet]. IEEE Transactions on Circuits and Systems. 2003 ; 50( 6): 805-809.[citado 2024 nov. 13 ] Available from: https://doi.org/10.1109/tcsi.2003.812612
  • Unidade: EESC

    Subjects: CIRCUITOS DIGITAIS, ARQUITETURAS PARALELAS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PEDRINO, Emerson Carlos. Arquitetura pipeline para processamento morfológico de imagens binárias em tempo real utilizando dispositivos de lógica programável complexa. 2003. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2003. Disponível em: http://www.teses.usp.br/teses/disponiveis/18/18133/tde-21102015-115138/. Acesso em: 13 nov. 2024.
    • APA

      Pedrino, E. C. (2003). Arquitetura pipeline para processamento morfológico de imagens binárias em tempo real utilizando dispositivos de lógica programável complexa (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/18/18133/tde-21102015-115138/
    • NLM

      Pedrino EC. Arquitetura pipeline para processamento morfológico de imagens binárias em tempo real utilizando dispositivos de lógica programável complexa [Internet]. 2003 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/18/18133/tde-21102015-115138/
    • Vancouver

      Pedrino EC. Arquitetura pipeline para processamento morfológico de imagens binárias em tempo real utilizando dispositivos de lógica programável complexa [Internet]. 2003 ;[citado 2024 nov. 13 ] Available from: http://www.teses.usp.br/teses/disponiveis/18/18133/tde-21102015-115138/
  • Source: IEEE Transactions on Very Large Scale Integration (VLSI) Systems. Unidade: EP

    Assunto: CIRCUITOS DIGITAIS

    Acesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SOARES JUNIOR, João Navarro e VAN NOIJE, Wilhelmus Adrianus Maria. Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, v. 10, n. 3, p. 301-308, 2002Tradução . . Disponível em: https://doi.org/10.1109/tvlsi.2002.1043333. Acesso em: 13 nov. 2024.
    • APA

      Soares Junior, J. N., & Van Noije, W. A. M. (2002). Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 10( 3), 301-308. doi:10.1109/tvlsi.2002.1043333
    • NLM

      Soares Junior JN, Van Noije WAM. Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design [Internet]. IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 2002 ; 10( 3): 301-308.[citado 2024 nov. 13 ] Available from: https://doi.org/10.1109/tvlsi.2002.1043333
    • Vancouver

      Soares Junior JN, Van Noije WAM. Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design [Internet]. IEEE Transactions on Very Large Scale Integration (VLSI) Systems. 2002 ; 10( 3): 301-308.[citado 2024 nov. 13 ] Available from: https://doi.org/10.1109/tvlsi.2002.1043333
  • Unidade: IPEN

    Subjects: RADIAÇÃO GAMA, DETETORES RADIOATIVOS, CIRCUITOS ELETRÔNICOS, CIRCUITOS DIGITAIS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      DOMIENIKAN, Cláudio. Uma interface eletrônica para aquisição de 12 espectros de coincidência gama-gama atrasadas. 2001. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2001. . Acesso em: 13 nov. 2024.
    • APA

      Domienikan, C. (2001). Uma interface eletrônica para aquisição de 12 espectros de coincidência gama-gama atrasadas (Dissertação (Mestrado). Universidade de São Paulo, São Paulo.
    • NLM

      Domienikan C. Uma interface eletrônica para aquisição de 12 espectros de coincidência gama-gama atrasadas. 2001 ;[citado 2024 nov. 13 ]
    • Vancouver

      Domienikan C. Uma interface eletrônica para aquisição de 12 espectros de coincidência gama-gama atrasadas. 2001 ;[citado 2024 nov. 13 ]
  • Unidade: EP

    Subjects: CIRCUITOS INTEGRADOS, CIRCUITOS DIGITAIS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      AMAZONAS, José Roberto de Almeida. Estudo, implementação e aplicação de técnicas pseudo-exaustivas ao teste de circuitos integrados digitais. 1988. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 1988. . Acesso em: 13 nov. 2024.
    • APA

      Amazonas, J. R. de A. (1988). Estudo, implementação e aplicação de técnicas pseudo-exaustivas ao teste de circuitos integrados digitais (Tese (Doutorado). Universidade de São Paulo, São Paulo.
    • NLM

      Amazonas JR de A. Estudo, implementação e aplicação de técnicas pseudo-exaustivas ao teste de circuitos integrados digitais. 1988 ;[citado 2024 nov. 13 ]
    • Vancouver

      Amazonas JR de A. Estudo, implementação e aplicação de técnicas pseudo-exaustivas ao teste de circuitos integrados digitais. 1988 ;[citado 2024 nov. 13 ]
  • Conference titles: Congresso de Iniciação Científica e Tecnológica em Engenharia. Unidade: EESC

    Assunto: CIRCUITOS DIGITAIS

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      FONTANA, Antonio e OLIVEIRA JÚNIOR, Azauri Albano de. Simulação digital de um inversor de corrente. 1983, Anais.. São Carlos: EESC-USP, 1983. . Acesso em: 13 nov. 2024.
    • APA

      Fontana, A., & Oliveira Júnior, A. A. de. (1983). Simulação digital de um inversor de corrente. In . São Carlos: EESC-USP.
    • NLM

      Fontana A, Oliveira Júnior AA de. Simulação digital de um inversor de corrente. 1983 ;[citado 2024 nov. 13 ]
    • Vancouver

      Fontana A, Oliveira Júnior AA de. Simulação digital de um inversor de corrente. 1983 ;[citado 2024 nov. 13 ]

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024